>[0036]〔4〕〈振蕩電路的初始頻率與特定模式的數(shù)據(jù)頻率的關(guān)系>
在項(xiàng)3中,在所述采樣電路中對(duì)輸入數(shù)據(jù)進(jìn)行過采樣時(shí),所述振蕩時(shí)鐘信號(hào)的初始頻率被設(shè)定為能夠相對(duì)于埋入到所述特定模式中的時(shí)鐘信號(hào)的頻率檢測(cè)所述擴(kuò)大的狀態(tài)的有無的范圍的頻率。
[0037]由此,能夠在特定模式判別時(shí)在振蕩時(shí)鐘信號(hào)的初始頻率的方面保證項(xiàng)3的判別方法的實(shí)效性。
[0038](5) <1,0重復(fù)的特定模式>
在項(xiàng)3中,所述特定模式為邏輯值1、0的重復(fù)模式。所述采樣電路為采用n=2的進(jìn)行2倍的過采樣的電路。
[0039]據(jù)此,顯然通過比較簡(jiǎn)單的電路結(jié)構(gòu)而特定模式的檢測(cè)精度提高,能夠提高頻率牽引和相位同步的精度。
[0040]〔6〕〈判別方法〉
在項(xiàng)5中,所述數(shù)據(jù)模式識(shí)別電路在所過采樣的所述輸入數(shù)據(jù)的位列中作為0連續(xù)2個(gè)、1連續(xù)2個(gè)、0連續(xù)3個(gè)、1連續(xù)3個(gè)、0連續(xù)1個(gè)或1連續(xù)1個(gè)的排列以外的排列而存在1或0的4連續(xù)的情況下判別為所述輸入數(shù)據(jù)不具有特定模式,在沒有所述1或0的4連續(xù)的情況下判別為所述輸入數(shù)據(jù)具有特定模式。
[0041]據(jù)此,能夠通過比較簡(jiǎn)單的電路結(jié)構(gòu)來進(jìn)行特定模式的檢測(cè)。
[0042]〔7〕〈數(shù)據(jù)模式識(shí)別電路的具體例>
在項(xiàng)6中,所述數(shù)據(jù)模式識(shí)別電路具有:多個(gè)第一邏輯電路(E0R),以2Xi位單位輸入所過采樣的所述輸入數(shù)據(jù),對(duì)所輸入的2Xi位的數(shù)據(jù)和在此稍前輸入的2Xi位的下位3位的連續(xù)數(shù)據(jù)以彼此鄰接的2位單位進(jìn)行一致檢測(cè);多個(gè)第二邏輯電路(N0R),判別是否為彼此鄰接的3個(gè)所述第一邏輯電路的一致檢測(cè)結(jié)果均是一致的第一狀態(tài);以及第三邏輯電路(0R),判別是否為所述第二邏輯電路之中的至少一個(gè)為所述第一狀態(tài)的第二狀態(tài),所述第三邏輯電路通過判別為所述第二狀態(tài)來使頻率同步工作停止,通過判別不是所述第二狀態(tài)來解除頻率同步工作的停止。
[0043]據(jù)此,能夠使用以時(shí)鐘非同步靜態(tài)地進(jìn)行邏輯工作的邏輯門電路來比較簡(jiǎn)單地構(gòu)成數(shù)據(jù)模式識(shí)別電路。
[0044]〔 8〕〈能判別的頻率條件>
在項(xiàng)6中,在所述采樣電路中對(duì)輸入數(shù)據(jù)進(jìn)行過采樣時(shí),所述振蕩時(shí)鐘信號(hào)的初始頻率被設(shè)定為相對(duì)于所述特定模式的頻率比1.5倍低且比0.8倍高的范圍的頻率。
[0045]據(jù)此,針對(duì)系統(tǒng)上已知的特定模式的頻率,如上述那樣規(guī)定振蕩時(shí)鐘信號(hào)的周圍,由此,對(duì)項(xiàng)6的判別結(jié)果具有富余,保證其可靠性。
[0046]〔9〕<在頻率牽引之后基于相位差的相位同步化>
在項(xiàng)1中,所述同步化電路在確立使用所述特定模式的頻率同步之后通過基于采樣數(shù)據(jù)與振蕩時(shí)鐘信號(hào)的相位差的相位校正來進(jìn)行相位同步。
[0047]據(jù)此,能夠進(jìn)行利用了相位內(nèi)插電路的相位校正。
[0048](10) <使用PLL的同步化電路>
在項(xiàng)1中,所述同步化電路由PLL電路構(gòu)成。
[0049]據(jù)此,能夠通過相位比較來實(shí)現(xiàn)振蕩頻率和相位的同步化。
[0050]〔11〕〈接口電路/LSI〉
半導(dǎo)體裝置(62)包含:外部接口電路(51、52);以及處理電路(53-59)),對(duì)向所述外部接口電路供給的數(shù)據(jù)進(jìn)行處理。所述外部接口電路提供1記載的CDR電路(1)來作為輸入所述數(shù)據(jù)的電路。
[0051]據(jù)此,能夠有助于半導(dǎo)體裝置中的所謂時(shí)鐘埋入型的數(shù)據(jù)接口的可靠性提高。
[0052](12) <顯示驅(qū)動(dòng)設(shè)備>
在項(xiàng)11中,所述處理電路輸入向所述CDR電路供給的圖像數(shù)據(jù),與顯示定時(shí)同步地以像素單位輸出與所輸入的圖像數(shù)據(jù)對(duì)應(yīng)的灰度電壓。
[0053]據(jù)此,在作為視頻輸出接口的規(guī)范的顯示端口等中準(zhǔn)備了頻率牽引用數(shù)據(jù)模式的情況下,不與頻率牽引命令發(fā)出同時(shí)地發(fā)出頻率牽引用的特定數(shù)據(jù)模式,由此,能夠防止以錯(cuò)誤的數(shù)據(jù)模式進(jìn)行頻率牽引。
[0054]2.實(shí)施方式的細(xì)節(jié)
對(duì)實(shí)施方式進(jìn)一步詳細(xì)地進(jìn)行描述。
[0055]<具備數(shù)據(jù)模式識(shí)別電路的⑶R電路>
在圖1中示出了⑶R電路的一個(gè)例子。在圖1中,⑶R電路應(yīng)用于數(shù)據(jù)接口電路1,從命令接口電路2提供啟動(dòng)/結(jié)束信號(hào)4來指示輸入工作。主機(jī)裝置等的發(fā)送設(shè)備3進(jìn)行對(duì)數(shù)據(jù)接口電路1的數(shù)據(jù)的供給和對(duì)命令接口電路2的命令發(fā)出。
[0056]命令接口電路2按照從發(fā)送設(shè)備3提供的命令CMD將啟動(dòng)/結(jié)束信號(hào)4輸出到數(shù)據(jù)接口電路1中。雖然未被特別限制,但是,命令接口電路2接收頻率牽引開始命令,對(duì)數(shù)據(jù)接口電路1通過啟動(dòng)/結(jié)束信號(hào)4指示數(shù)據(jù)的輸入工作。
[0057]數(shù)據(jù)接口電路1具有:對(duì)輸入數(shù)據(jù)Din進(jìn)行采樣的采樣電路10、使振蕩電路25的振蕩時(shí)鐘信號(hào)CLKf的頻率與在采樣電路10中所采樣的特定模式的輸入數(shù)據(jù)Din的頻率同步并且使所述振蕩時(shí)鐘信號(hào)的相位與所采樣的輸入數(shù)據(jù)Din的相位同步的生成時(shí)鐘信號(hào)CLKfp的同步化電路11、以及檢測(cè)在上述采樣電路10中所采樣的上述輸入數(shù)據(jù)Din是否具有特定模式的數(shù)據(jù)模式識(shí)別電路12。
[0058]采樣電路10進(jìn)行在時(shí)鐘信號(hào)CLKfp的上升沿和下降沿雙方對(duì)輸入數(shù)據(jù)Din進(jìn)行采樣的所謂2倍的過采樣。Dsmp為在采樣電路10中被過采樣而輸出的采樣數(shù)據(jù)。
[0059]關(guān)于同步化電路11,使用頻率檢測(cè)電路23、濾波器24以及振蕩電路25構(gòu)成頻率環(huán)路,并且,通過相位檢測(cè)電路20、濾波器21以及相位內(nèi)插電路22構(gòu)成相位環(huán)路。
[0060]頻率檢測(cè)電路23基于具有特定模式例如1、0的重復(fù)模式的采樣數(shù)據(jù)Dsmp和時(shí)鐘信號(hào)CLKf來檢測(cè)輸入數(shù)據(jù)Din的頻率與時(shí)鐘信號(hào)CLKf的頻率之差,通過濾波器24對(duì)與該頻率差對(duì)應(yīng)的信號(hào)除去高頻分量而生成控制電壓。關(guān)于振蕩電路25,按照該控制電壓來控制頻率。關(guān)于振蕩電路25,其振蕩頻率被環(huán)路控制,以使時(shí)鐘信號(hào)CLKf的頻率接近輸入數(shù)據(jù)Din的頻率。在利用那樣的頻率環(huán)路的時(shí)鐘信號(hào)CLKf的頻率牽引工作中,振蕩電路25的振蕩頻率的初始頻率為與輸入數(shù)據(jù)Din的特定模式的頻率對(duì)應(yīng)的頻率,但是,實(shí)際上由于環(huán)境溫度、工藝偏差等而存在誤差,通過頻率牽引來消除該誤差。
[0061]相位檢測(cè)電路20在頻率牽引后基于采樣數(shù)據(jù)Dsmp和時(shí)鐘信號(hào)CLKfp (初始與時(shí)鐘信號(hào)CLKf相同)來檢測(cè)輸入數(shù)據(jù)Din與時(shí)鐘信號(hào)CLKfp的相位差,通過濾波器21從與該相位差對(duì)應(yīng)的信號(hào)除去高頻分量來生成相位控制定時(shí)信號(hào)。相位內(nèi)插電路22按照該相位控制定時(shí)信號(hào)來控制時(shí)鐘信號(hào)CLKfp相對(duì)于時(shí)鐘信號(hào)CLKf的相位的相位超前/相位延遲。相位內(nèi)插電路22輸出的時(shí)鐘信號(hào)CLKfp的初始相位與時(shí)鐘信號(hào)CLKf相同,相位內(nèi)插電路22控制其相位同步環(huán)路,以使時(shí)鐘信號(hào)CLKfp的相位接近輸入數(shù)據(jù)Din的相位。雖然未被特別限制,但是,相位內(nèi)插電路22生成每次規(guī)定地錯(cuò)開時(shí)鐘信號(hào)CLKf的相位的多層時(shí)鐘,使根據(jù)從濾波器21輸出的定時(shí)信號(hào)從多層時(shí)鐘之中選擇的時(shí)鐘信號(hào)能夠可變。
[0062]數(shù)據(jù)模式識(shí)別電路12基于在采樣電路10中所采樣的采樣數(shù)據(jù)Dsmp來檢測(cè)上述輸入數(shù)據(jù)Din是否具有特定模式。數(shù)據(jù)模式識(shí)別電路12響應(yīng)于根據(jù)頻率牽引開始指示信號(hào)30即啟動(dòng)/結(jié)束信號(hào)4的輸入工作的指示而開始對(duì)所述輸入數(shù)據(jù)Din是否具有特定模式進(jìn)行檢測(cè)的工作。例如,頻率檢測(cè)電路23根據(jù)頻率牽引完成而對(duì)數(shù)據(jù)模式識(shí)別電路12斷言(assert)頻率牽引完成信號(hào)31,由此,數(shù)據(jù)模式識(shí)別電路12對(duì)頻率檢測(cè)電路23斷言頻率牽引停止信號(hào)32,抑止頻率檢測(cè)電路23的工作開始。數(shù)據(jù)模式識(shí)別電路12通過被指示根據(jù)信號(hào)30的頻率牽引開始,從而開始輸入模式的判別工作,由此,特定為輸入數(shù)據(jù)Din ;當(dāng)檢測(cè)到輸入了模式時(shí),否定(negate)頻率牽引停止信號(hào)32,對(duì)頻率檢測(cè)電路23指示工作開始。
[0063]在圖2中例示出頻率牽引工作的流程圖。當(dāng)從發(fā)送設(shè)備3發(fā)出指示頻率牽引開始的命令CMD時(shí)(S1),以信號(hào)30指示工作開始的數(shù)據(jù)模式識(shí)別電路12開始輸入數(shù)據(jù)Din的模式判別工作(S2)。