国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種基于vfo緩沖放大器的邏輯保護自動報警系統(tǒng)的制作方法

      文檔序號:8626287閱讀:430來源:國知局
      一種基于vfo緩沖放大器的邏輯保護自動報警系統(tǒng)的制作方法
      【技術領域】
      [0001]本實用新型涉及串口通訊與控制領域,具體是指一種基于VFO緩沖放大器的邏輯保護自動報警系統(tǒng)。
      【背景技術】
      [0002]目前,由于人們所使用的安全支付設備需要結合配套終端設備來使用,而配套終端設備的電平是各不統(tǒng)一的,因此在安全支付設備與配套終端設備的串口通訊過程中經(jīng)常會遇到電平不匹配的情況,從而會造成很多通訊失敗的情況。為此,人們通常都采用加入撥碼開關的方法來進行處理,但在進行撥碼前,卻必須要知道配套終端設備的電平狀態(tài)是什么,這樣便給配套終端的使用帶來了極大的不便,同樣也造成了很多并發(fā)問題。同時,傳統(tǒng)的安全支付設備無論是否與配套終端設備通訊成功,均不能很好的給出相關警示,因此無形中也會增加判斷的難度。
      【實用新型內容】
      [0003]本實用新型的目的在于克服目前人們使用安全支付設備與配套終端設備進行通訊時,必須要先獲取配套終端設備的電平狀態(tài)以及無法警示是否連接成功的缺陷,提供一種不僅結構簡單,而且還能完全省略該電平狀態(tài)獲取狀態(tài),以及能警示通訊成功與否的一種基于VFO緩沖放大器的邏輯保護自動報警系統(tǒng)。
      [0004]本實用新型通過以下技術方案來實現(xiàn):一種基于VFO緩沖放大器的邏輯保護自動報警系統(tǒng),主要由控制芯片AX,與該控制芯片AX相連接的異或門集成芯片U1,與該異或門集成芯片Ul相連接的電平采樣保護電路,分別與異或門集成芯片U1、電平采樣保護電路及控制芯片AX相連接的控制開關報警電路,以及串接在電平采樣保護電路與異或門集成芯片Ul之間的VFO緩沖放大器電路和光束激發(fā)式邏輯放大電路組成。同時,在光束激發(fā)式邏輯放大電路與VFO緩沖放大器電路之間還串接有邏輯保護射極耦合式放大電路;所述光束激發(fā)式邏輯放大電路主要由功率放大器P1,與非門IC1,與非門IC2,與非門IC3,負極與功率放大器Pl的同相端相連接、正極經(jīng)光二極管D4后接地的極性電容C4,一端與極性電容C4的正極相連接、另一端經(jīng)二極管D5后接地的電阻R13,正極與電阻R13和二極管D5的連接點相連接、負極接地的極性電容C6,一端與與非門ICl的負極輸入端相連接、另一端與功率放大器Pl的同相端相連接的電阻R14,串接在功率放大器Pl的反相端與輸出端之間的電阻R15,一端與與非門ICl的輸出端相連接、另一端與與非門IC3的負極輸入端相連接的電阻R16,正極與與非門IC2的輸出端相連接、負極與與非門IC3的負極輸入端相連接的電容C5,以及一端與極性電容C6的正極相連接、另一端與與非門IC2的負極輸入端相連接的電阻R17組成;所述與非門ICl的正極輸入端與功率放大器Pl的反相端相連接,其輸出端與與非門IC2的正極輸入端相連接,與非門IC3的正極輸入端則與功率放大器P的輸出端相連接。
      [0005]所述VFO緩沖放大器電路由三極管Q4,三極管Q5,一端與三極管Q4的基極相連接、另一端經(jīng)電容Cl后與與非門IC3的輸出端相連接的電阻R8,一端與三極管Q4的基極相連接、另一端順次經(jīng)電阻R12和電容C3后與異或門集成芯片Ul相連接的電阻R11,一端與三極管Q4的基極相連接、另一端與電阻R12和電容C3的連接點相連接的電阻R10,以及一端與三極管Q4的集電極相連接、另一端經(jīng)電容C2后接地的電阻R9組成;所述三極管Q5的發(fā)射極與電阻RlO與電阻R12的連接點相連接,其集電極與電阻R9和電容C2的連接點相連接,其基極與三極管Q4的集電極相連接;所述三極管Q4的發(fā)射極接地,且三極管Q5的集電極還外接+9v?12V的直流電壓VCC ;功率放大器Pl的正極輸入端則與電平采樣保護電路相連接。
      [0006]所述邏輯保護射極耦合式放大電路主要由三極管Q6,三極管Q7,功率放大器P2,功率放大器P3,串接在功率放大器P2的反相端與輸出端之間的電阻R19,串接在功率放大器P3的同相端與輸出端之間的極性電容C9,串接在功率放大器P2的同相端與三極管Q6的集電極之間的電阻R18,串接在三極管Q6的集電極與三極管Q7的基極之間的電阻R20,與電阻R20相并聯(lián)的電容CS,負極與功率放大器P2的同相端相連接、正極經(jīng)電阻R21后與三極管Q6的發(fā)射極相連接的極性電容C7,串接在三極管Q7的基極與極性電容C7的正極之間的電阻R22,正極與三極管Q7的發(fā)射極相連接、負極順次經(jīng)穩(wěn)壓二極管D6和電阻R23后與功率放大器P2的輸出端相連接的電容C10,P極與功率放大器P3的輸出端相連接、N極經(jīng)電阻R25和電阻R24后與穩(wěn)壓二極管D6與電阻R23的連接點相連接的二極管D7,以及P極與電容ClO的負極相連接、N極與二極管D7與電阻R25的連接點相連接的穩(wěn)壓二極管D8組成;所述三極管Q6的基極與極性電容C7的正極相連接,其發(fā)射極與三極管Q7的發(fā)射極相連接,其集電極與功率放大器P2的反相端相連接;三極管Q7的集電極與功率放大器P3的反相端相連接,功率放大器P3的同相端與功率放大器P2的輸出端相連接;所述極性電容C7的正極與與非門IC3的負極輸入端相連接,而電阻R25與電阻R24的連接點則與三極管Q4的基極相連接。
      [0007]所述控制開關報警電路由基極與異或門集成芯片Ul的一個輸入端相連接、集電極經(jīng)電阻R4后與控制芯片AX的FB管腳相連接、而發(fā)射極則經(jīng)電阻R5后與異或門集成芯片Ul的輸出端相連接的三極管Q1,基極與三極管Ql的集電極相連接、其集電極直接與控制芯片AX的FB管腳相連接、而其發(fā)射極則經(jīng)電阻R6后與報警器HA的正極相連接的三極管Q2,以及基極經(jīng)電阻R8后與電平采樣保護電路相連接、其集電極經(jīng)二極管D3后與報警器HA的正極相連、而其發(fā)射極則經(jīng)電阻R7后與控制芯片AX的SW管腳相連接的三極管Q3組成;所述異或門集成芯片Ul的輸出端還分別與報警器HA的負極和控制芯片AX的EN管腳相連接。
      [0008]所述的電平采樣保護電路由相互串聯(lián)的電阻R2和電阻R1,相互串接的二極管Dl和二級管D2,以及一端與功率放大器Pl的同相端相連接、另一端則與二極管D2的P極相連接的電阻R3組成;所述二極管D2和二極管Dl的連接點,以及電阻R2與電阻Rl的連接點還均與三極管Ql的基極相連接,電阻R2的另一端則經(jīng)電阻R8后與三極管Q3的基極相連接。
      [0009]為確保使用效果,所述控制芯片AX的型號為AX2003型,所述異或門集成芯片Ul的型號為74HC86型。
      [0010]本實用新型與現(xiàn)有技術相比,具有以下優(yōu)點及有益效果:
      [0011](I)本實用新型不僅整體結構非常簡單,其制作成本和維護成本非常低廉,而且本實用新型還能徹底解決傳統(tǒng)的電平配置普遍存在需要預先設定電平值的缺陷。
      [0012](2)本實用新型能自動采集和識別配套終端設備的電平狀態(tài),自動連接安全支付設備與配套終端設備的通訊,從而有效避免因安全支付設備與配套終端設備電平不匹配而帶來的缺陷。
      [0013](3)本實用新型能將配套終端設備的不同電平方式采用智能化處理,從而完全不需要人工處理與設置參數(shù),實現(xiàn)自動化控制,不僅能提高識別和運行效率,而且操作也非常方便。
      [0014](4)本實用新型設有專門的報警器,當安全支付設備與配套終端設備通訊不成功時便會發(fā)出警報。
      [0015](5)本實用新型突破性的將異或門集成芯片與VFO緩沖放大器電路結合在一起使用,不僅能有效提高報警器的增益,而且還能有效確保其工作性能的穩(wěn)定。
      【附圖說明】
      [0016]圖1為本實用新型的電路結構示意圖。
      [0017]圖2為本實用新型的邏輯保護射極耦合式放大電路結構示意圖。
      【具體實施方式】
      [0018]下面結合實施例對本實用新型作進一步地詳細說明,但本實用新型的實施方式不限于此。
      實施例
      [0019]如圖1所示,本實用新型主要由控制芯片AX,與該控制芯片AX相連接的異或門集成芯片U1,與該異或門集成芯片Ul相連接的電平采樣保護電路,分別與異或門集成芯片U1、電平采樣保護電路及控制芯片AX相連接的控制開關報警電路,串接在電平采樣保護電路與異或門集成芯片Ul之間的VFO緩沖放大器電路和光束激發(fā)式邏輯放大電路,以及串接在VFO緩沖放大器電路和光束激發(fā)式邏輯放大電路之間的邏輯保護射極耦合式放大電路組成。
      [0020]所述光束激發(fā)式邏輯放大電路主要由功率放大器P1,與非門IC1,與非門IC2,與非門IC3,負極與功率放大器Pl的同相端相連接、正極經(jīng)光二極管D4后接地的極性電容C4,一端與極性電容C4的正極相連接、另一端經(jīng)二極管D5后接地的電阻R13,正極與電阻R13和二極管D5的連接點相連接、負極接地的極性電容C6,一端與與非門ICl的負極輸入端相連接、另一端與功率放大器Pl的同相端相連接的電阻R14,串接在功率放大器Pl的反相端與輸出端之間的電阻R15,一端與與非門ICl的輸出端相連接、另一端與與非門IC3的負極輸入端相連接的電阻R16,正極與與非門IC2的輸出端相連接、負極與與非門IC3的負極輸入端相連接的電容C5,以及一端與極性電容C6的正極相連接、另一端與與非門IC2的負極輸入端相連接的電阻R17組成。
      [0021]同時,該與非門ICl的正極輸入端與功率放大器Pl的反相端相連接,其輸出端與與非門IC2的正極輸入端相連接,與非門IC3的正極輸入端則與功率放大器P的輸出端相連接。
      [0022]所述的VFO緩沖放大器電路如圖1所示,其由三極管Q4,三極管Q5,電阻R8、電阻R9、電阻R10、電阻R11、電阻R12、電容Cl、電容C2及電容C3共同組成。連接時,電阻R8的一端與三極管Q4的基極相連接,其另一端經(jīng)電容Cl后與與非門IC3的輸出端相連接,電阻Rll的一端則與三極管Q4的基極相連接、另一端順次經(jīng)電阻R12和電容C3后與異或門集成芯片Ul的13號管腳輸入端相連接。如圖1所示,該異或門集成芯片Ul包括有兩個輸入端(即12號端和13號端)和一個輸出端(即11號端)。
      [0023]電阻RlO的一端與三極管Q4的基極相連接,其另一端與電阻R12和電容C3的連接點相連接,而電阻R9的一端則與三極管Q4的集電極相連接、另一端經(jīng)電容C2后接地。同時,三極管Q5的發(fā)射極與電阻RlO與電阻R12的連接點相連接,其集電極與電阻R9和電容C2的連接點相連接,其基極與三極管Q4的集電極相連接。
      [0024]為確保三極管Q4、三極管Q5能正常工作,所述三極管Q4的發(fā)射極要接地,而三極管Q5的集電極還需外接+9v?12V的直流電壓VCC作為偏置電壓。
      [0025]所述控制芯片AX用于控制和處理電平采樣保護電路和異或門集成芯片U
      當前第1頁1 2 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1