国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      顯示控制裝置、顯示控制方法和顯示裝置與流程

      文檔序號:11961085閱讀:186來源:國知局
      顯示控制裝置、顯示控制方法和顯示裝置與流程

      本發(fā)明涉及顯示技術(shù)領(lǐng)域,特別涉及一種顯示控制裝置、顯示控制方法和顯示裝置。



      背景技術(shù):

      隨著超高清顯示系統(tǒng)的發(fā)展,液晶顯示面板的分辨率越來越高,因此其對系統(tǒng)的信號處理能力的需求也越來越大。目前,由于最新的超高清屏(分辨率在8K4K或以上的顯示屏)若要實(shí)現(xiàn)高清顯示則有大數(shù)據(jù)量的處理需要,而專用集成電路(Application Specific Integrated Circuits,簡稱:ASIC)芯片無法實(shí)現(xiàn)大數(shù)據(jù)量的處理需求,依次無法實(shí)現(xiàn)超高清屏顯示?,F(xiàn)有技術(shù)中只有現(xiàn)場可編程門陣列(Field-Programmable Gate Array,簡稱:FPGA)才可以實(shí)現(xiàn)超高清屏顯示。

      現(xiàn)有技術(shù)中,超高清顯示系統(tǒng)通常采用一個(gè)FPGA芯片實(shí)現(xiàn)超高清顯示,即:將超高清顯示的算法通過一個(gè)FPGA芯片實(shí)現(xiàn)。由于超高清算法的復(fù)雜度很高,處理量很大,其所需要的邏輯資源是非常高的,因此實(shí)現(xiàn)超高清顯示所采用的一個(gè)FPGA芯片需要選用資源量大的高級FPGA芯片,其成本是非常昂貴的,不利于進(jìn)行量產(chǎn)。



      技術(shù)實(shí)現(xiàn)要素:

      本發(fā)明提供一種顯示控制裝置、顯示控制方法和顯示裝置,用于降低芯片使用成本。

      為實(shí)現(xiàn)上述目的,本發(fā)明提供了一種顯示控制裝置,包括:至少二個(gè)數(shù)據(jù)生成芯片和與每個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的數(shù)據(jù)處理芯片;

      每個(gè)所述數(shù)據(jù)生成芯片,用于對對應(yīng)的至少一個(gè)圖像區(qū)域信號進(jìn)行數(shù)據(jù)處理生成對應(yīng)的圖像區(qū)域數(shù)據(jù),并將所述圖像區(qū)域數(shù)據(jù)發(fā)送至對應(yīng)的數(shù)據(jù)處理芯片,所述圖像區(qū)域信號用于顯示一幀畫面的不同區(qū)域;

      每個(gè)所述數(shù)據(jù)處理芯片,用于對所述圖像區(qū)域數(shù)據(jù)進(jìn)行圖像處理生成圖像輸出信號,并輸出所述圖像輸出信號。

      可選地,還包括:與其中一個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的信號生成單元;

      所述信號生成單元,用于接收所述圖像輸入信號,將所述圖像輸入信號分割為多個(gè)圖像輸入子信號,并將多個(gè)所述圖像輸入子信號轉(zhuǎn)換為圖像子信號,發(fā)送至對應(yīng)的數(shù)據(jù)生成芯片;

      與所述信號生成單元對應(yīng)的所述數(shù)據(jù)生成芯片還用于將與其余數(shù)據(jù)生成芯片對應(yīng)的圖像區(qū)域信號發(fā)送至其余數(shù)據(jù)生成芯片。

      可選地,還包括:與每個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的信號生成單元;

      每個(gè)信號生成單元,用于接收對應(yīng)的圖像輸入信號,將圖像輸入信號轉(zhuǎn)換為圖像區(qū)域信號,并將圖像區(qū)域信號發(fā)送至對應(yīng)的所述數(shù)據(jù)生成芯片。

      可選地,所述信號生成單元的數(shù)量為二個(gè)。

      可選地,還包括:與每個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的多個(gè)信號生成單元;

      每個(gè)信號生成單元,用于接收對應(yīng)的圖像輸入信號,將圖像輸入信號轉(zhuǎn)換為圖像區(qū)域信號,將圖像區(qū)域信號發(fā)送至對應(yīng)的數(shù)據(jù)生成芯片。

      可選地,所述信號生成單元的數(shù)量為四個(gè)。

      可選地,每個(gè)所述圖像區(qū)域信號包括多個(gè)圖像子信號;

      與所述信號生成單元對應(yīng)的所述數(shù)據(jù)生成芯片具體用于獲取每個(gè)圖像子信號的邊緣像素信號,將每個(gè)圖像子信號和與該圖像子信號相鄰的圖像子信號的邊緣像素信號合并處理生成每個(gè)合并處理后的圖像子信號,并將與其余數(shù)據(jù)生成芯片對應(yīng)的圖像子信號發(fā)送至其余數(shù)據(jù)生成芯片以及對合并處理后的圖像子信號進(jìn)行數(shù)據(jù)處理生成對應(yīng)的圖像區(qū)域數(shù)據(jù)并將所述圖像區(qū)域數(shù)據(jù)發(fā)送至對應(yīng)的數(shù)據(jù)處理芯片。

      可選地,每個(gè)所述圖像區(qū)域信號包括多個(gè)圖像子信號;

      每個(gè)所述數(shù)據(jù)生成芯片具體用于獲取圖像子信號對應(yīng)的邊緣像素信號,將圖像子信號和與該圖像子信號相鄰的圖像子信號的邊緣像素信號合并處理生成合并處理后的圖像子信號,對合并處理后的圖像子信號進(jìn)行數(shù)據(jù)處理生成對應(yīng)的圖像區(qū)域數(shù)據(jù)并將所述圖像區(qū)域數(shù)據(jù)發(fā)送至對應(yīng)的數(shù)據(jù)處理芯片。

      可選地,每個(gè)所述數(shù)據(jù)生成芯片具體用于將多個(gè)圖像區(qū)域信號進(jìn)行圖像格式轉(zhuǎn)換處理生成圖像轉(zhuǎn)換信號,獲取圖像轉(zhuǎn)換信號中的圖像轉(zhuǎn)換子信號對應(yīng)的邊緣像素信號,將圖像轉(zhuǎn)換子信號和與該圖像轉(zhuǎn)換子信號相鄰的圖像轉(zhuǎn)換子辛哈的邊緣像素信號合并處理生成合并處理后的圖像轉(zhuǎn)換子信號,對合并處理后的圖像轉(zhuǎn)換子信號進(jìn)行數(shù)據(jù)處理生成對應(yīng)的圖像區(qū)域數(shù)據(jù)并將所述圖像區(qū)域數(shù)據(jù)發(fā)送至對應(yīng)的數(shù)據(jù)處理芯片,所述圖像轉(zhuǎn)換信號包括多個(gè)圖像轉(zhuǎn)換子信號。

      可選地,每個(gè)所述數(shù)據(jù)處理芯片包括:

      異步FIFO,用于在本地時(shí)鐘的控制下寫入待輸出信號,并在同步時(shí)鐘的控制下輸出待輸出信號,所述待輸出信號為對圖像區(qū)域數(shù)據(jù)進(jìn)行圖像數(shù)據(jù)而生成,其中,每個(gè)異步FIFO的同步時(shí)鐘均相同,所述待輸出信號為對圖像區(qū)域數(shù)據(jù)進(jìn)行圖像處理而得出;

      輸出模塊,用于對接收的待輸出信號進(jìn)行格式轉(zhuǎn)換處理,生成并輸出圖像輸出信號。

      可選地,一個(gè)數(shù)據(jù)處理芯片還用于接收其它數(shù)據(jù)處理芯片發(fā)送的待輸出信號,根據(jù)其它數(shù)據(jù)處理芯片發(fā)送的待輸出信號和自身的待輸出信號生成亮度控制信號,并將亮度控制信號輸出至控制器,以供控制器根據(jù)亮度控制信號調(diào)整背光源的亮度,其中,所述待輸出信號為對圖像區(qū)域數(shù)據(jù)進(jìn)行圖像處理而得出。

      可選地,所述數(shù)據(jù)生成芯片為FPGA芯片,所述數(shù)據(jù)處理芯片為FPGA芯片。

      可選地,所述數(shù)據(jù)生成芯片的數(shù)量為二個(gè),所述數(shù)據(jù)處理芯片的數(shù)量為二個(gè)。

      為實(shí)現(xiàn)上述目的,本發(fā)明提供了一種顯示裝置,包括:顯示面板和上述顯示控制裝置;

      所述顯示面板,用于接收所述圖像輸出信號。

      為實(shí)現(xiàn)上述目的,本發(fā)明提供了一種顯示控制方法,所述顯示控制裝置包括至少二個(gè)數(shù)據(jù)生成芯片和與每個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的數(shù)據(jù)處理芯片,所述方法包括:

      每個(gè)所述數(shù)據(jù)生成芯片對對應(yīng)的至少一個(gè)圖像區(qū)域信號進(jìn)行數(shù)據(jù)處理生成對應(yīng)的圖像區(qū)域數(shù)據(jù),并將所述圖像區(qū)域數(shù)據(jù)發(fā)送至對應(yīng)的數(shù)據(jù)處理芯片,所述圖像區(qū)域信號用于顯示一幀畫面的不同區(qū)域;

      每個(gè)所述數(shù)據(jù)處理芯片對所述圖像區(qū)域數(shù)據(jù)進(jìn)行圖像處理生成圖像輸出信號,并輸出所述圖像輸出信號。

      本發(fā)明具有以下有益效果:

      本發(fā)明提供的顯示控制裝置、顯示控制方法和顯示裝置的技術(shù)方案中,顯示控制裝置包括至少二個(gè)數(shù)據(jù)生成芯片和與每個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的數(shù)據(jù)處理芯片,通過多個(gè)數(shù)據(jù)生成芯片和數(shù)據(jù)處理芯片對圖像信號進(jìn)行分區(qū)處理,實(shí)現(xiàn)了采用成本較低的芯片進(jìn)行圖像處理,從而降低了芯片使用成本。

      附圖說明

      圖1為本發(fā)明實(shí)施例一提供的一種顯示控制裝置的結(jié)構(gòu)示意圖;

      圖2為圖1中顯示控制裝置處于第一種模式下各左半屏信號的圖像格式示意圖;

      圖3為圖1中顯示控制裝置處于第一種模式下各右半屏信號的圖像格式示意圖;

      圖4為圖1中顯示控制裝置處于第一種模式下的圖像區(qū)域信號的邊緣像素處理示意圖;

      圖5為圖1中顯示控制裝置的多芯片同步處理的示意圖;

      圖6為圖1中顯示控制裝置處于第二種模式下的圖像區(qū)域信號的邊緣像素處理示意圖;

      圖7為圖1中顯示控制裝置處于第三種模式下各左半屏信號的圖像格式示意圖;

      圖8為圖1中顯示控制裝置處于第三種模式下各右半屏信號的圖像格式示意圖;

      圖9為本發(fā)明實(shí)施例三提供的一種顯示控制方法的流程圖。

      具體實(shí)施方式

      為使本領(lǐng)域的技術(shù)人員更好地理解本發(fā)明的技術(shù)方案,下面結(jié)合附圖對本發(fā)明提供的顯示控制裝置、顯示控制方法和顯示裝置進(jìn)行詳細(xì)描述。

      圖1為本發(fā)明實(shí)施例一提供的一種顯示控制裝置的結(jié)構(gòu)示意圖,如圖1所示,該顯示控制裝置包括:至少二個(gè)數(shù)據(jù)生成芯片和與每個(gè)所述數(shù)據(jù)芯片對應(yīng)的數(shù)據(jù)處理芯片。每個(gè)數(shù)據(jù)生成芯片用于對對應(yīng)的至少一個(gè)圖像區(qū)域信號進(jìn)行數(shù)據(jù)處理生成對應(yīng)的圖像區(qū)域數(shù)據(jù),并將圖像區(qū)域數(shù)據(jù)發(fā)送至對應(yīng)的數(shù)據(jù)處理芯片,圖像區(qū)域信號用于顯示一幀畫面的不同區(qū)域。每個(gè)數(shù)據(jù)處理芯片用于對圖像區(qū)域數(shù)據(jù)進(jìn)行圖像處理生成圖像輸出信號,并輸出圖像輸出信號。

      本實(shí)施例中,每個(gè)圖像區(qū)域信號可對應(yīng)于一幀畫面的一個(gè)區(qū)域,每個(gè)圖像區(qū)域信號可用于顯示一幀畫面的一個(gè)區(qū)域,全部圖像區(qū)域信號可顯示一幀畫面。因此,圖像區(qū)域信號可用于顯示一幀畫面的不同區(qū)域。

      本實(shí)施例中,優(yōu)選地,數(shù)據(jù)生成芯片的數(shù)量為二個(gè),數(shù)據(jù)處理芯片的數(shù)量為二個(gè),即本實(shí)施例的顯示控制裝置以包括二個(gè)數(shù)據(jù)生成芯片和二個(gè)數(shù)據(jù)處理芯片為例進(jìn)行描述。采用二個(gè)數(shù)據(jù)生成芯片和二個(gè)數(shù)據(jù)處理芯片能夠在降低成本的基礎(chǔ)上保證運(yùn)算速度。二個(gè)數(shù)據(jù)生成芯片分別為數(shù)據(jù)生成芯片1和數(shù)據(jù)生成芯片2,二個(gè)數(shù)據(jù)處理芯片分別為數(shù)據(jù)處理芯片3和數(shù)據(jù)處理芯片4,其中,數(shù)據(jù)生成芯片1和數(shù)據(jù)處理芯片3對應(yīng),數(shù)據(jù)生成芯片2和數(shù)據(jù)處理芯片4對應(yīng)。本實(shí)施例中,數(shù)據(jù)生成芯片為FPGA芯片,數(shù)據(jù)處理芯片為FPGA芯片。

      下面以本實(shí)施例的顯示控制裝置對三種圖像信號的顯示控制為例進(jìn)行描述,三種圖像顯示信號分別為采用高清晰度多媒體接口(High Definition Multimedia Interface,簡稱HDMI)2.0傳輸?shù)姆直媛蕿?840×2160@60Hz(4K×2K@60Hz)的信號、采用芯片級系統(tǒng)(System on Chip,簡稱:SOC)傳輸?shù)姆直媛蕿?840×2160@60Hz(4K×2K@60Hz)的信號以及采用HDMI 2.0傳輸?shù)姆直媛蕿?680×4320@60Hz(8K×4K@60Hz)的信號。其中,@60Hz指的是信號的頻率為60Hz。

      第一種模式為采用HDMI 2.0傳輸?shù)?K×2K信號模式:

      該顯示控制裝置還包括與其中一個(gè)數(shù)據(jù)生成芯片1對應(yīng)的信號生成單元5。信號生成單元5用于接收圖像輸入信號,將圖像輸入信號分割為多個(gè)圖像區(qū)域信號,并將多個(gè)圖像區(qū)域信號發(fā)送至對應(yīng)的數(shù)據(jù)生成芯片1;與信號生成單元5對應(yīng)的數(shù)據(jù)生成芯片1還用于將與其余數(shù)據(jù)生成芯片2對應(yīng)的圖像區(qū)域信號發(fā)送至其余數(shù)據(jù)生成芯片2。第一種模式下,信號生成單元的數(shù)量為一個(gè),即:信號生成單元5。

      圖2為圖1中顯示控制裝置處于第一種模式下各左半屏信號的圖像格式示意圖,如圖1和圖2所示,具體地,信號生成單元5包括解碼器(Decoder)51,解碼器51用于將圖像輸入信號分割成二個(gè)圖像區(qū)域信號,優(yōu)選地,該二個(gè)圖像區(qū)域信號分別為左半屏圖像信號和右半屏圖像信號,則相應(yīng)地,二個(gè)圖像區(qū)域數(shù)據(jù)分別為左半屏圖像數(shù)據(jù)和右半屏圖像數(shù)據(jù),二個(gè)圖像輸出信號分別為左半屏圖像輸出信號和右半屏圖像輸出信號。其中,可由4K播放器將圖像輸入信號輸出至信號生成單元5,4K播放器可以為藍(lán)光影碟機(jī)或者個(gè)人計(jì)算機(jī)(personal computer,簡稱:PC),4K播放器與信號生成單元5可通過HDMI 2.0線纜連接。圖像輸入信號為采用HDMI 2.0傳輸?shù)姆直媛蕿?K×2K@60Hz的信號,則每個(gè)圖像區(qū)域信號的分辨率為2K×2K@60Hz,如圖2所示,圖像區(qū)域信號的圖像格式為960×2160@60Hz×2,其中,每個(gè)箭頭代表960×2160@60Hz。信號生成單元還包括解碼器52和解碼器53,解碼器52用于將左半屏圖像信號轉(zhuǎn)換為TTL電平格式的左半屏圖像信號并將TTL電平格式的左半屏圖像信號發(fā)送至數(shù)據(jù)生成芯片1,解碼器53用于將右半屏圖像信號轉(zhuǎn)換為TTL電平格式的右半屏圖像信號并將TTL電平格式的右半屏圖像信號發(fā)送至數(shù)據(jù)生成芯片1。

      具體地,數(shù)據(jù)生成芯片1可包括第二接收端口(Port2Video Rx)11、分離器(Split SCH)12、拉伸(Up-scaler)模塊14、選通(Schedual Mux)模塊15和輸出(V-By-One 16Lanes Tx)模塊16。第二接收端口11和信號接收單元3連接,第二接收端口11用于接收解碼器52發(fā)送的TTL電平格式的左半屏圖像信號以及接收解碼器53發(fā)送的TTL電平格式的右半屏圖像信號,并將左半屏圖像信號和右半屏圖像信號發(fā)送至分離器12。分離器12用于將左半屏圖像信號在片內(nèi)緩存后發(fā)送至拉伸模塊14,以及將右半屏圖像信號發(fā)送至數(shù)據(jù)生成芯片2。其中,分離器12包括多個(gè)通道,圖1中多個(gè)通道分別為a通道、b通道、c通道、d通道和e通道,則在第一種模式下,分離器12可通過b通道將右半屏圖像信號發(fā)送至數(shù)據(jù)生成芯片2。拉伸模塊14用于對左半屏圖像信號進(jìn)行拉伸處理得出左半屏拉伸圖像信號并將左半屏拉伸圖像信號發(fā)送至選通模塊15,其中,左半屏圖像信號分辨率為2K×2K@60Hz,如圖2所示,左半屏圖像信號的圖像格式為960×2160@60Hz×2,左半屏拉伸圖像信號的分辨率為4K×4K@60Hz,如圖2所示,左半屏拉伸圖像信號的圖像格式為480×4320@60Hz×8,其中,每個(gè)箭頭代表480×4320@60Hz。選通模塊15選通設(shè)定圖像格式的左半屏拉伸圖像信號,并將選通的左半屏拉伸圖像信號發(fā)送至輸出模塊16,其中,設(shè)定圖像格式為480×4320@60Hz×8,因此左半屏拉伸圖像信號能夠被選通。輸出模塊16對左半屏拉伸圖像信號進(jìn)行V-By-One協(xié)議信號轉(zhuǎn)換處理生成左半屏圖像數(shù)據(jù),其中,左半屏圖像數(shù)據(jù)為V-By-One協(xié)議數(shù)據(jù)。

      具體地,數(shù)據(jù)處理芯片3可包括接收(V-By-One 16 Lanes Tx)模塊31、增強(qiáng)(Enhancer)模塊32、像素處理(RGB_Processor)模塊33、內(nèi)存控制(Memory Controller)模塊34和輸出(V-By-One 16 Lanes Tx)模塊35。接收模塊31用于接收左半屏圖像數(shù)據(jù),將左半屏圖像數(shù)據(jù)在片內(nèi)緩存后轉(zhuǎn)換為左半屏并行信號并將左半屏并行信號發(fā)送至增強(qiáng)模塊32,左半屏并行信號的分辨率為4K×4K@60Hz,如圖2所示,左半屏并行信號的圖像格式為480×4320@60Hz×8,其中,每個(gè)箭頭代表480×4320@60Hz。增強(qiáng)模塊32用于對左半屏并行信號進(jìn)行圖像效果增強(qiáng)處理,并將圖像效果增強(qiáng)處理后的左半屏并行信號發(fā)送至像素處理模塊33。像素處理模塊33用于對左半屏并行信號進(jìn)行像素處理,并將像素處理后的左半屏并行信號發(fā)送至內(nèi)存控制模塊34,其中進(jìn)行像素處理的目的是為了支持對圖像色彩功能的調(diào)整控制。內(nèi)存控制模塊34用于在雙倍速內(nèi)存(Double Data Rate,簡稱:DDR)輸出的本地時(shí)鐘的控制下對左半屏并行信號進(jìn)行圖像格式轉(zhuǎn)換處理得出左半屏待輸出信號,并將左半屏待輸出信號輸出至數(shù)據(jù)處理芯片4和輸出模塊35,其中,左半屏待輸出信號的圖像格式為960×2160@60Hz×8,其中,每個(gè)箭頭代表960×2160@60Hz,內(nèi)存控制模塊34對左半屏并行信號進(jìn)行圖像格式轉(zhuǎn)換是為了適應(yīng)時(shí)序控制器Tcon的圖像格式。輸出模塊35用于將左半屏待輸出信號進(jìn)行格式轉(zhuǎn)換處理生成左半屏圖像輸出信號,并將左半屏圖像輸出信號輸出至?xí)r序控制器,其中,格式轉(zhuǎn)換處理為V-By-One協(xié)議信號轉(zhuǎn)換處理,左半屏圖像輸出信號為V-By-One協(xié)議數(shù)據(jù),如圖2所示,左半屏圖像輸出信號的圖像格式為1920×2160@60Hz×4,其中,每個(gè)箭頭代表1920×2160@60Hz。具體地,輸出模塊35將左半屏圖像輸出信號分別輸出至?xí)r序控制器Tcon1和時(shí)序控制器Tcon2,例如,輸出模塊35可將左半屏圖像輸出信號中的左上半屏圖像輸出信號輸出至?xí)r序控制器Tcon1,以及將左半屏圖像輸出信號中的左下半屏圖像輸出信號輸出至?xí)r序控制器Tcon2。

      圖3為圖1中顯示控制裝置處于第一種模式下各右半屏信號的圖像格式示意圖,如圖1和圖3所示,具體地,數(shù)據(jù)生成芯片2可包括分離器(Split SCH)22、拉伸模塊(Up-scaler)24、選通模塊(Schedual Mux)25、輸出(V-By-One 16 Lanes Tx)模塊26和內(nèi)存控制(Memory Controller)模塊23。分離器22用于接收分離器12發(fā)送的右半屏圖像信號并將右半屏圖像信號發(fā)送至拉伸模塊24,其中,分離器22包括多個(gè)通道,圖1中多個(gè)通道分別為a通道、b通道、c通道、d通道和e通道,則在第一種模式下,分離器22可通過b通道接收右半屏圖像信號。拉伸模塊24用于對右半屏圖像信號進(jìn)行拉伸處理得出右半屏拉伸圖像信號并將右半屏拉伸圖像信號發(fā)送至選通模塊15,其中,右半屏圖像信號分辨率為2K×2K@60Hz,如圖3所示,右半屏圖像信號的圖像格式為960×2160@60Hz×2,右半屏拉伸圖像信號的分辨率為4K×4K@60Hz,如圖3所示,右半屏拉伸圖像信號的圖像格式為480×4320@60Hz×8,其中,每個(gè)箭頭代表480×4320@60Hz。選通模塊15選通設(shè)定圖像格式的右半屏拉伸圖像信號,并將選通的右半屏拉伸圖像信號發(fā)送至輸出模塊16,其中,設(shè)定圖像格式為480×4320@60Hz×8,因此右半屏拉伸圖像信號能夠被選通。輸出模塊16對右半屏拉伸圖像信號進(jìn)行V-By-One協(xié)議信號轉(zhuǎn)換處理生成右半屏圖像數(shù)據(jù),其中,右半屏圖像數(shù)據(jù)為V-By-One協(xié)議數(shù)據(jù)。

      具體地,數(shù)據(jù)處理芯片4可包括接收(V-By-One 16 Lanes Tx)模塊41、增強(qiáng)(Enhancer)模塊42、像素處理(RGB_Processor)模塊43、內(nèi)存控制(Memory Controller)模塊44和輸出(V-By-One 16 Lanes Tx)模塊45。接收模塊41用于接收右半屏圖像數(shù)據(jù),將右半屏圖像數(shù)據(jù)在片內(nèi)緩存后轉(zhuǎn)換為右半屏并行信號并將右半屏并行信號發(fā)送至增強(qiáng)模塊42,右半屏并行信號的分辨率為4K×4K@60Hz,如圖3所示,右半屏并行信號的圖像格式為480×4320@60Hz×8,其中,每個(gè)箭頭代表480×4320@60Hz。增強(qiáng)模塊42用于對右半屏并行信號進(jìn)行圖像效果增強(qiáng)處理,并將圖像效果增強(qiáng)處理后的右半屏并行信號發(fā)送至像素處理模塊43。像素處理模塊43用于對右半屏并行信號進(jìn)行像素處理,并將像素處理后的右半屏并行信號發(fā)送至內(nèi)存控制模塊44,其中進(jìn)行像素處理的目的是為了支持對圖像色彩功能的調(diào)整控制。內(nèi)存控制模塊44用于在雙倍速內(nèi)存(Double Data Rate,簡稱:DDR)輸出的本地時(shí)鐘的控制下對左半屏并行信號進(jìn)行圖像格式轉(zhuǎn)換處理得出左半屏待輸出信號,并將右半屏待輸出信號輸出至輸出模塊45,其中,右半屏待輸出信號的圖像格式為960×2160@60Hz×8,其中,每個(gè)箭頭代表960×2160@60Hz,內(nèi)存控制模塊44對右半屏并行信號進(jìn)行圖像格式轉(zhuǎn)換是為了適應(yīng)時(shí)序控制器Tcon的圖像格式。輸出模塊45用于將右半屏待輸出信號進(jìn)行格式轉(zhuǎn)換處理生成右半屏圖像輸出信號,并將右半屏圖像輸出信號輸出至?xí)r序控制器,其中,格式轉(zhuǎn)換處理為V-By-One協(xié)議信號轉(zhuǎn)換處理,右半屏圖像輸出信號為V-By-One協(xié)議數(shù)據(jù),如圖3所示,右半屏圖像輸出信號的圖像格式為1920×2160@60Hz×4,其中,每個(gè)箭頭代表1920×2160@60Hz。具體地,輸出模塊45將右半屏圖像輸出信號分別輸出至?xí)r序控制器Tcon3和時(shí)序控制器Tcon4,例如,輸出模塊35可將右半屏圖像輸出信號中的右上半屏圖像輸出信號輸出至?xí)r序控制器Tcon3,以及將右半屏圖像輸出信號中的右下半屏圖像輸出信號輸出至?xí)r序控制器Tcon4。

      綜上所述,由于數(shù)據(jù)處理芯片3輸出的左半屏圖像輸出信號的分辨率為4K×4K@60Hz,數(shù)據(jù)處理芯片4輸出的右半屏圖像輸出信號的分辨率為4K×4K@60Hz,因此一幀畫面的圖像輸出信號的分辨率為8K×4K@60Hz。

      圖4為圖1中顯示控制裝置處于第一種模式下的圖像區(qū)域信號的邊緣像素處理示意圖,如圖1、圖2和圖4所示,進(jìn)一步地,每個(gè)圖像區(qū)域信號包括多個(gè)圖像子信號,與信號生成單元5對應(yīng)的數(shù)據(jù)生成芯片1具體用于獲取每個(gè)圖像子信號的邊緣像素信號,將每個(gè)圖像子信號和與該圖像子信號相鄰的圖像子信號的邊緣像素信號合并處理生成每個(gè)合并處理后的圖像子信號,并將與其余數(shù)據(jù)生成芯片2對應(yīng)的圖像子信號發(fā)送至其余數(shù)據(jù)生成芯片2。例如:圖2中的左半屏圖像信號包括二個(gè)圖像子信號,每個(gè)圖像子信號的分辨率為960×2160@60Hz,即圖2中每個(gè)箭頭可指代一個(gè)圖像子信號;圖3中的右半屏圖像信號包括二個(gè)圖像子信號,每個(gè)圖像子信號的分辨率為960×2160@60Hz,即圖3中每個(gè)箭頭可指代一個(gè)圖像子信號。如圖4所示,左半屏圖像信號的第一個(gè)圖像子信號具備邊緣像素信號A,左半屏圖像信號的第二個(gè)圖像子信號具備邊緣像素信號B和C,其中,由于第一個(gè)圖像子信號的左邊緣是一幀畫面的原始邊緣并非分割信號后形成的邊緣,因此本實(shí)施例中無需考慮第一個(gè)圖像子信號的左邊緣;如圖4所示,右半屏圖像信號的第一個(gè)圖像子信號具備邊緣像素信號D和E,右半屏圖像信號的第二個(gè)圖像子信號具備邊緣像素信號F,其中,由于第二個(gè)圖像子信號的右邊緣是一幀畫面的原始邊緣并非分割信號后形成的邊緣,因此本實(shí)施例中無需考慮第二個(gè)圖像子信號的右邊緣。數(shù)據(jù)生成芯片1的RAM將左半屏圖像信號的第一個(gè)圖像子信號和第二個(gè)圖像子信號的邊緣像素信號B合并處理,則合并處理后的第一個(gè)圖像子信號的邊緣像素信號B位于邊緣像素信號A的外側(cè);數(shù)據(jù)生成芯片1的RAM將左半屏圖像信號的第二個(gè)圖像子信號和第一個(gè)圖像子信號的邊緣像素信號B、右半屏圖像信號的第一個(gè)圖像子信號的邊緣像素信號D合并,則合并處理后的第二個(gè)圖像子信號的邊緣像素信號A位于邊緣像素信號B的外側(cè)以及合并處理后的第二個(gè)圖像子信號的邊緣像素信號D位于邊緣像素信號C的外側(cè),綜上,合并處理后的左半屏圖像信號包括合并處理后的第一個(gè)圖像子信號和第二個(gè)圖像子信號,而后數(shù)據(jù)生成芯片1的RAM將合并處理后的左半屏圖像信號發(fā)送至數(shù)據(jù)生成芯片1的分離器12。數(shù)據(jù)生成芯片1的RAM將右半屏圖像信號的第二個(gè)圖像子信號和第一個(gè)圖像子信號的邊緣像素信號E合并處理,則合并處理后的第一個(gè)圖像子信號的邊緣像素信號E位于邊緣像素信號F的外側(cè);數(shù)據(jù)生成芯片1的RAM將右半屏圖像信號的第二個(gè)圖像子信號和第一個(gè)圖像子信號的邊緣像素信號F、左半屏的第一個(gè)圖像子信號的邊緣像素信號C合并,則合并處理后的第二個(gè)圖像子信號的邊緣像素信號C位于邊緣像素信號D的外側(cè)以及合并處理后的第二個(gè)圖像子信號的邊緣像素信號E位于邊緣像素信號F的外側(cè),綜上,合并處理后的右半屏圖像信號包括合并處理后的第一個(gè)圖像子信號和第二個(gè)圖像子信號。數(shù)據(jù)生成芯片1的分離器12通過b通道將合并處理后的右半屏圖像信號的第一圖像子信號和第二圖像子信號發(fā)送至數(shù)據(jù)生成芯片2,數(shù)據(jù)生成芯片2的分離器22通過b通道接收右半屏圖像信號的第一圖像子信號和第二圖像子信號。數(shù)據(jù)生成芯片1的分離器12通過數(shù)據(jù)生成芯片1的FIFO將合并處理后的左半屏圖像信號發(fā)送至拉伸模塊14,數(shù)據(jù)生成芯片2的分離器22通過數(shù)據(jù)生成芯片2的FIFO將合并處理后的右半屏圖像信號發(fā)送至拉伸模塊24,其中,數(shù)據(jù)生成芯片1的FIFO和數(shù)據(jù)生成芯片2的FIFO為共晶振的同步FIFO。優(yōu)選地,本實(shí)施例可利用共晶振的同步FIFO,通過有效標(biāo)識位使左半屏圖像信號和右半屏圖像信號的數(shù)據(jù)完全對齊,其中,有效標(biāo)識位信號是隨圖像區(qū)域信號一起送入各個(gè)數(shù)據(jù)生成芯片的。采用此種方案,有效避免了圖像信號分割后像素缺失而導(dǎo)致的在圖像分界處出現(xiàn)的拼縫現(xiàn)象,從而提高了顯示效果。

      圖5為圖1中顯示控制裝置的多芯片同步處理的示意圖,如圖5所示,每個(gè)所述數(shù)據(jù)處理芯片包括:異步FIFO。異步FIFO用于在本地時(shí)鐘的控制下寫入待輸出信號,并在同步時(shí)鐘的控制下輸出待輸出信號,所述待輸出信號為對圖像區(qū)域數(shù)據(jù)進(jìn)行圖像數(shù)據(jù)而生成,其中,每個(gè)異步FIFO的同步時(shí)鐘均相同;輸出模塊,用于對接收的待輸出信號進(jìn)行格式轉(zhuǎn)換處理,生成并輸出圖像輸出信號。具體地,數(shù)據(jù)處理芯片3還包括異步FIFO36,內(nèi)存控制模塊34向FIFO 36輸出左半屏待輸出信號;異步FIFO 36用于在DDR輸出的本地時(shí)鐘的控制下寫入左半屏待輸出信號,并在同步時(shí)鐘的控制下輸出左半屏待輸出信號;輸出模塊35用于對接收的左半屏待輸出信號進(jìn)行格式轉(zhuǎn)換處理,生成并輸出左半屏圖像輸出信號。具體地,數(shù)據(jù)處理芯片4還包括異步FIFO 46,內(nèi)存控制模塊44向FIFO 46輸出右半屏待輸出信號;異步FIFO 46用于在DDR輸出的本地時(shí)鐘的控制下寫入右半屏待輸出信號,并在同步時(shí)鐘的控制下輸出右半屏待輸出信號,其中,異步FIFO 36和異步FIFO 46的同步時(shí)鐘均相同;輸出模塊45用于對接收的右半屏待輸出信號進(jìn)行格式轉(zhuǎn)換處理,生成并輸出右半屏圖像輸出信號。從而保證了圖像信號由多芯片處理后,能夠同步輸出至TCON系統(tǒng)。

      進(jìn)一步地,一個(gè)數(shù)據(jù)處理芯片還用于接收其它數(shù)據(jù)處理芯片發(fā)送的待輸出信號,根據(jù)其它數(shù)據(jù)處理芯片發(fā)送的待輸出信號和自身的待輸出信號生成亮度控制信號,并將亮度控制信號輸出至控制器,以供控制器根據(jù)亮度控制信號調(diào)整背光源的亮度。如圖1所示,數(shù)據(jù)處理芯片4還用于接收數(shù)據(jù)處理芯片3發(fā)送的待輸出信號,根據(jù)數(shù)據(jù)處理芯片3發(fā)送的待輸出信號和自身的待輸出信號生成亮度控制信號,并將亮度控制信號輸出至控制器(Convertor)47,以供控制器47根據(jù)亮度控制信號調(diào)整背光源的背光,其中,亮度控制信號為PWM信號。具體地,數(shù)據(jù)處理芯片4還包括計(jì)算模塊46,計(jì)算模塊46接收數(shù)據(jù)處理芯片3的內(nèi)存控制模塊34發(fā)送的左半屏待輸出信號以及接收內(nèi)存控制模塊44發(fā)送的右半屏待輸出信號,根據(jù)左半屏待輸出信號和右半屏待輸出信號計(jì)算出亮度控制信號,并將亮度控制信號輸出至控制器47。

      第二種模式為采用SOC傳輸?shù)?K×2K信號模式:

      該顯示控制裝置還包括:與每個(gè)數(shù)據(jù)生成芯片對應(yīng)的信號生成單元。每個(gè)信號生成單元用于接收對應(yīng)的圖像輸入信號,將圖像輸入信號轉(zhuǎn)換為圖像區(qū)域信號,并將圖像區(qū)域信號發(fā)送至對應(yīng)的數(shù)據(jù)生成芯片。第二種模式下,信號生成單元的數(shù)量為二個(gè),即:信號生成單元6和信號生成單元7。

      第二種模式下各左半屏信號的圖像格式可參見圖2所示以及各右半屏信號的圖像格式可參見圖3所示,如圖1、圖2和圖3所示,該顯示控制裝置還包括:與數(shù)據(jù)生成芯片1對應(yīng)的信號生成單元6和與數(shù)據(jù)生成芯片2對應(yīng)的信號生成單元7。其中,可由SOC將圖像輸入信號輸出至信號生成單元6和信號生成單元7,SOC與信號生成單元6和信號生成單元7通過V-By-One線纜連接。信號生成單元6包括轉(zhuǎn)換器(Convertor)61和轉(zhuǎn)換器62,左半屏圖像輸入信號包括二個(gè)圖像輸入子信號,左半屏圖像信號包括二個(gè)圖像子信號。則轉(zhuǎn)換器61接收左半屏圖像輸入信號的第一個(gè)圖像輸入子信號,將該第一個(gè)圖像輸入子信號轉(zhuǎn)換為第一個(gè)圖像子信號,并將該第一個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片1;轉(zhuǎn)換器62接收左半屏圖像輸入信號的第二個(gè)圖像輸入信號,將該第二個(gè)圖像輸入信號轉(zhuǎn)換為第二個(gè)圖像子信號,并將該第二個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片1,以實(shí)現(xiàn)將左半屏圖像信號發(fā)送至數(shù)據(jù)生成芯片1。其中,第一個(gè)圖像輸入子信號和第二圖像輸入子信號均為V-By-One協(xié)議信號,第一圖像子信號和第二圖像子信號均為LVDS信號。信號生成單元7包括轉(zhuǎn)換器(Convertor)71和轉(zhuǎn)換器72,右半屏圖像輸入信號包括二個(gè)圖像輸入子信號,右半屏圖像信號包括二個(gè)圖像子信號。則轉(zhuǎn)換器71接收右半屏圖像輸入信號的第一個(gè)圖像輸入子信號,將該第一個(gè)圖像輸入子信號轉(zhuǎn)換為第一個(gè)圖像子信號,并將該第一個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片2;轉(zhuǎn)換器72接收右半屏圖像輸入信號的第二個(gè)圖像輸入信號,將該第二個(gè)圖像輸入信號轉(zhuǎn)換為第二個(gè)圖像子信號,并將該第二個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片2,以實(shí)現(xiàn)將右半屏圖像信號發(fā)送至數(shù)據(jù)生成芯片1。其中,第一個(gè)圖像輸入子信號和第二圖像輸入子信號均為V-By-One協(xié)議信號,第一圖像子信號和第二圖像子信號均為LVDS信號。左半屏圖像信號的圖像格式可參見圖2中所示,右半屏圖像信號的圖像格式可參見圖3中所示。

      具體地,數(shù)據(jù)生成芯片1還包括第五接收端口(Port5LVDS Rx)17。第五接收端口17用于接收信號生成單元6發(fā)送的左半屏圖像信號,并將左半屏圖像信號發(fā)送至分離器12。后續(xù)數(shù)據(jù)生成芯片1中其余模塊和數(shù)據(jù)處理芯片3的處理過程與第一種模式相同,此處不再重復(fù)描述。

      具體地,數(shù)據(jù)生成芯片2還包括第六接收端口(Port5LVDS Rx)21.第六接收端口21用于接收信號生成單元7發(fā)送的右半屏圖像信號,并將右半屏圖像信號發(fā)送至分離器22。后續(xù)數(shù)據(jù)生成芯片2中其余模塊和數(shù)據(jù)處理芯片4的處理過程與第一種模式相同,此處不再重復(fù)描述。

      圖6為圖1中顯示控制裝置處于第二種模式下的圖像區(qū)域信號的邊緣像素處理示意圖,如圖1、圖2和圖6所示,進(jìn)一步地,每個(gè)圖像區(qū)域信號包括多個(gè)圖像子信號,每個(gè)數(shù)據(jù)生成芯片具體用于獲取圖像子信號的邊緣像素信號,將每個(gè)圖像子信號和與該圖像子信號相鄰的圖像子信號的邊緣像素信號合并處理生成每個(gè)合并處理后的圖像子信號,并將合并處理后的圖像子信號發(fā)送至對應(yīng)的數(shù)據(jù)處理芯片。如圖6所示,左半屏圖像信號的第一個(gè)圖像子信號具備邊緣像素信號A,左半屏圖像信號的第二個(gè)圖像子信號具備邊緣像素信號B和C,其中,由于第一個(gè)圖像子信號的左邊緣是一幀畫面的原始邊緣并非分割信號后形成的邊緣,因此本實(shí)施例中無需考慮第一個(gè)圖像子信號的左邊緣;如圖4所示,右半屏圖像信號的第一個(gè)圖像子信號具備邊緣像素信號D和E,右半屏圖像信號的第二個(gè)圖像子信號具備邊緣像素信號F,其中,由于第二個(gè)圖像子信號的右邊緣是一幀畫面的原始邊緣并非分割信號后形成的邊緣,因此本實(shí)施例中無需考慮第二個(gè)圖像子信號的右邊緣。數(shù)據(jù)生成芯片2將右半屏圖像信號的第一個(gè)圖像子信號的邊緣像素信號D發(fā)送至數(shù)據(jù)生成芯片1;數(shù)據(jù)生成芯片1將左半屏圖像信號的第二個(gè)圖像子信號的邊緣像素信號C發(fā)送至數(shù)據(jù)生成芯片2。具體地,數(shù)據(jù)生成芯片1的分離器12接收第五接收端口17發(fā)送的左半屏圖像信號,并將左半屏圖像信號的第二個(gè)圖像子信號的邊緣像素信號C通過a通道發(fā)送至數(shù)據(jù)生成芯片2,數(shù)據(jù)生成芯片2的分離器22通過a通道接收左半屏圖像信號的第二個(gè)圖像子信號的邊緣像素信號C;數(shù)據(jù)生成芯片2的分離器22接收第六接收端口27發(fā)送的右半屏圖像信號,并將右半屏圖像信號的第一個(gè)圖像子信號的邊緣像素信號D通過e通道發(fā)送至數(shù)據(jù)生成芯片1,數(shù)據(jù)生成芯片1的分離器12通過e通道接收右半屏圖像信號的第一個(gè)圖像子信號的邊緣像素信號D。數(shù)據(jù)生成芯片1的RAM將左半屏圖像信號的第一個(gè)圖像子信號和第二個(gè)圖像子信號的邊緣像素信號B合并處理,則合并處理后的第一個(gè)圖像子信號的邊緣像素信號B位于邊緣像素信號A的外側(cè);數(shù)據(jù)生成芯片1的RAM將左半屏圖像信號的第二個(gè)圖像子信號和第一個(gè)圖像子信號的邊緣像素信號B、右半屏圖像信號的第一個(gè)圖像子信號的邊緣像素信號D合并,則合并處理后的第二個(gè)圖像子信號的邊緣像素信號A位于邊緣像素信號B的外側(cè)以及合并處理后的第二個(gè)圖像子信號的邊緣像素信號D位于邊緣像素信號C的外側(cè),綜上,合并處理后的左半屏圖像信號包括合并處理后的第一個(gè)圖像子信號和第二個(gè)圖像子信號,而后數(shù)據(jù)生成芯片1的RAM將合并處理后的左半屏圖像信號發(fā)送至通過數(shù)據(jù)生成芯片1的FIFO將合并處理后的左半屏圖像信號發(fā)送至拉伸模塊14。數(shù)據(jù)生成芯片2的RAM將右半屏圖像信號的第二個(gè)圖像子信號和第一個(gè)圖像子信號的邊緣像素信號E合并處理,則合并處理后的第一個(gè)圖像子信號的邊緣像素信號E位于邊緣像素信號F的外側(cè);數(shù)據(jù)生成芯片2的將右半屏圖像信號的第二個(gè)圖像子信號和第一個(gè)圖像子信號的邊緣像素信號F、左半屏的第一個(gè)圖像子信號的邊緣像素信號C合并,則合并處理后的第二個(gè)圖像子信號的邊緣像素信號C位于邊緣像素信號D的外側(cè)以及合并處理后的第二個(gè)圖像子信號的邊緣像素信號E位于邊緣像素信號F的外側(cè),綜上,合并處理后的右半屏圖像信號包括合并處理后的第一個(gè)圖像子信號和第二個(gè)圖像子信號,而后數(shù)據(jù)生成芯片2的RAM將合并處理后的右半屏圖像信號發(fā)送至通過數(shù)據(jù)生成芯片2的FIFO將合并處理后的右半屏圖像信號發(fā)送至拉伸模塊24。其中,數(shù)據(jù)生成芯片1的FIFO和數(shù)據(jù)生成芯片2的FIFO為共晶振的同步FIFO,從而保證了左半屏圖像信號和右半屏圖像信號的數(shù)據(jù)完全對齊。采用此種方案,有效避免了圖像信號分割后像素缺失而導(dǎo)致的在圖像分界處出現(xiàn)的拼縫現(xiàn)象,從而提高了顯示效果。

      第三種模式為采用HDMI 2.0傳輸?shù)?K×4K信號模式:

      該顯示控制裝置還包括:與每個(gè)數(shù)據(jù)生成芯片對應(yīng)的信號生成單元。每個(gè)信號生成單元用于接收對應(yīng)的圖像輸入信號,將圖像輸入信號轉(zhuǎn)換為圖像區(qū)域信號,將圖像區(qū)域信號發(fā)送至對應(yīng)的數(shù)據(jù)生成芯片。第三種模式下,信號生成單元的數(shù)量為四個(gè),即:信號生成單元5、信號生成單元8、信號生成單元9和信號生成單元10。

      圖7為圖1中顯示控制裝置處于第三種模式下各左半屏信號的圖像格式示意圖,圖8為圖1中顯示控制裝置處于第三種模式下各右半屏信號的圖像格式示意圖,如圖1、圖7和圖8所示,具體地,該顯示控制裝置還包括:與數(shù)據(jù)生成芯片1對應(yīng)的信號生成單元5和信號生成單元8以及與數(shù)據(jù)生成芯片2對應(yīng)的信號生成單元9和信號生成單元10。其中,可由8K播放器將四個(gè)圖像輸入信號分別輸出至信號生成單元5、信號生成單元8、信號生成單元9和信號生成單元10,8K播放器與信號生成單元5、信號生成單元8、信號生成單元9和信號生成單元10可通過HDMI 2.0線纜連接,圖像輸入信號為HDMI 2.0信號。圖像輸入信號包括二個(gè)圖像輸入子信號,圖像區(qū)域信號包括二個(gè)圖像子信號。其中,四個(gè)圖像輸入信號分別為左上半屏圖像輸入信號、左下半屏圖像輸入信號、右上半屏圖像輸入信號和右下半屏圖像輸入信號,相應(yīng)地,四個(gè)圖像區(qū)域信號分別為左上半屏圖像信號、左下半屏圖像信號、右上半屏圖像信號和右下半屏圖像信號。具體地,信號生成單元8包括解碼器81、解碼器82和解碼器83,解碼器81用于將左上半屏圖像輸入信號分割成二個(gè)圖像輸入子信號,并將二個(gè)圖像輸入子信號分別發(fā)送至解碼器82和解碼器83;解碼器82用于對左上半屏圖像輸入信號的第一個(gè)圖像輸入子信號進(jìn)行TTL電平格式轉(zhuǎn)換得出TTL電平格式的第一個(gè)圖像子信號并將TTL電平格式的第一個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片1;解碼器83用于對左上半屏圖像輸入信號的第二個(gè)圖像輸入子信號進(jìn)行TTL電平格式轉(zhuǎn)換得出TTL電平格式的第二個(gè)圖像子信號并將TTL電平格式的第二個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片1。具體地,信號生成單元5包括解碼器51、解碼器52和解碼器53,解碼器51用于將左下半屏圖像輸入信號分割成二個(gè)圖像輸入子信號,并將二個(gè)圖像輸入子信號分別發(fā)送至解碼器52和解碼器53;解碼器52用于對左下半屏圖像輸入信號的第一個(gè)圖像輸入子信號進(jìn)行TTL電平格式轉(zhuǎn)換得出TTL電平格式的第一個(gè)圖像子信號并將TTL電平格式的第一個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片1;解碼器53用于對左下半屏圖像輸入信號的第二個(gè)圖像輸入子信號進(jìn)行TTL電平格式轉(zhuǎn)換得出TTL電平格式的第二個(gè)圖像子信號并將TTL電平格式的第二個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片1。具體地,信號生成單元9包括解碼器91、解碼器92和解碼器93,解碼器91用于將右上半屏圖像輸入信號分割成二個(gè)圖像輸入子信號,并將二個(gè)圖像輸入子信號分別發(fā)送至解碼器92和解碼器93;解碼器92用于對右上半屏圖像輸入信號的第一個(gè)圖像輸入子信號進(jìn)行TTL電平格式轉(zhuǎn)換得出TTL電平格式的第一個(gè)圖像子信號并將TTL電平格式的第一個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片1;解碼器93用于對右上半屏圖像輸入信號的第二個(gè)圖像輸入子信號進(jìn)行TTL電平格式轉(zhuǎn)換得出TTL電平格式的第二個(gè)圖像子信號并將TTL電平格式的第二個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片2。具體地,信號生成單元10包括解碼器101、解碼器102和解碼器103,解碼器101用于將右下半屏圖像輸入信號分割成二個(gè)圖像輸入子信號,并將二個(gè)圖像輸入子信號分別發(fā)送至解碼器101和解碼器103;解碼器102用于對右下半屏圖像輸入信號的第一個(gè)圖像輸入子信號進(jìn)行TTL電平格式轉(zhuǎn)換得出TTL電平格式的第一個(gè)圖像子信號并將TTL電平格式的第一個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片1;解碼器103用于對右下半屏圖像輸入信號的第二個(gè)圖像輸入子信號進(jìn)行TTL電平格式轉(zhuǎn)換得出TTL電平格式的第二個(gè)圖像子信號并將TTL電平格式的第二個(gè)圖像子信號發(fā)送至數(shù)據(jù)生成芯片2。如圖7所示,左上半屏圖像信號的圖像格式為1920×2160@60Hz×2,其中,每個(gè)箭頭代表一個(gè)圖像子信號,該圖像子信號的圖像格式為1920×2160@60Hz;左下半屏圖像信號的圖像格式為1920×2160@60Hz×2,其中,每個(gè)箭頭代表1920×2160@60Hz。如圖8所示,右上半屏圖像信號的圖像格式為1920×2160@60Hz×2,其中,每個(gè)箭頭代表一個(gè)圖像子信號,該圖像子信號的圖像格式為1920×2160@60Hz;右下半屏圖像信號的圖像格式為1920×2160@60Hz×2,其中,每個(gè)箭頭代表一個(gè)圖像子信號,該圖像子信號的圖像格式為1920×2160@60Hz。

      具體地,數(shù)據(jù)生成芯片1還包括第一接收端口(Port1Video Rx)18和內(nèi)存控制(Memory Controller)模塊13。第一接收端口18用于接收信號生成單元8發(fā)送的左上半屏圖像信號,對左上半屏圖像信號進(jìn)行圖像格式轉(zhuǎn)換得出左上半屏轉(zhuǎn)換信號,并將左上半屏轉(zhuǎn)換信號發(fā)送至內(nèi)存控制模塊13;第二接收端口11用于接收信號生成單元5發(fā)送的左下半屏圖像信號,對左下半屏圖像信號進(jìn)行圖像格式轉(zhuǎn)換得出左下半屏轉(zhuǎn)換信號,并將左下半屏轉(zhuǎn)換信號發(fā)送至內(nèi)存控制模塊13。內(nèi)存控制模塊13用于在DDR輸出的本地時(shí)鐘的控制下對左上半屏轉(zhuǎn)換信號和左下半屏轉(zhuǎn)換信號進(jìn)行圖像格式轉(zhuǎn)換得出左半屏轉(zhuǎn)換信號,并將左半屏轉(zhuǎn)換信號輸出至分離器12。如圖7所示,左上半屏轉(zhuǎn)換信號的圖像格式為960×2160@60Hz×4,左下半屏轉(zhuǎn)換信號的圖像格式為960×2160@60Hz×4,因此進(jìn)入內(nèi)存控制模塊13的左上半屏轉(zhuǎn)換信號和左下半屏轉(zhuǎn)換信號的合成的信號的圖像格式為960×2160@60Hz×8,內(nèi)存控制模塊13對圖像格式為960×2160@60Hz×8的信號進(jìn)行圖像格式轉(zhuǎn)換得出的左半屏轉(zhuǎn)換信號的圖像格式為480×4320@60Hz×8。

      具體地,數(shù)據(jù)生成芯片2還包括第三接收端口(Port3Video Rx)27和第四接收端口(Port4Video Rx)28。第三接收端口27用于接收信號生成單元9發(fā)送的右上半屏圖像信號,對右上半屏圖像信號進(jìn)行圖像格式轉(zhuǎn)換得出右上半屏轉(zhuǎn)換信號,并將右上半屏轉(zhuǎn)換信號發(fā)送至內(nèi)存控制單元23;第四接收端口28用于接收信號生成單元10發(fā)送的右下半屏圖像信號,對右下半屏圖像信號進(jìn)行圖像格式轉(zhuǎn)換得出右下半屏轉(zhuǎn)換信號,并將右下半屏轉(zhuǎn)換信號發(fā)送至內(nèi)存控制模塊23。內(nèi)存控制模塊23用于在DDR輸出的本地時(shí)鐘的控制下對右上半屏轉(zhuǎn)換信號和右下半屏轉(zhuǎn)換信號進(jìn)行圖像格式轉(zhuǎn)換得出右半屏轉(zhuǎn)換信號,并將右半屏轉(zhuǎn)換信號輸出至分離器22。如圖8所示,右上半屏轉(zhuǎn)換信號的圖像格式為960×2160@60Hz×4,右下半屏轉(zhuǎn)換信號的圖像格式為960×2160@60Hz×4,因此進(jìn)入內(nèi)存控制模塊23的右上半屏轉(zhuǎn)換信號和右下半屏轉(zhuǎn)換信號的合成的信號的圖像格式為960×2160@60Hz×8,內(nèi)存控制模塊13對圖像格式為960×2160@60Hz×8的信號進(jìn)行圖像格式轉(zhuǎn)換得出的右半屏轉(zhuǎn)換信號的圖像格式為480×4320@60Hz×8。

      具體地,分離器12用于將左半屏轉(zhuǎn)換信號在片內(nèi)緩存后發(fā)送至選通模塊15,選通模塊15選通設(shè)定圖像格式的左半屏轉(zhuǎn)換信號,并將選通的左半屏轉(zhuǎn)換信號發(fā)送至輸出模塊16,其中,設(shè)定圖像格式為480×4320@60Hz×8,因此左半屏轉(zhuǎn)換信號能夠被選通。輸出模塊16對左半屏轉(zhuǎn)換信號進(jìn)行V-By-One協(xié)議信號轉(zhuǎn)換處理生成左半屏圖像數(shù)據(jù),其中,左半屏圖像數(shù)據(jù)為V-By-One協(xié)議數(shù)據(jù)。

      具體地,分離器22用于將右半屏轉(zhuǎn)換信號在片內(nèi)緩存后發(fā)送至選通模塊25,選通模塊25選通設(shè)定圖像格式的右半屏轉(zhuǎn)換信號,并將選通的右半屏轉(zhuǎn)換信號發(fā)送至輸出模塊26,其中,設(shè)定圖像格式為480×4320@60Hz×8,因此右半屏轉(zhuǎn)換信號能夠被選通。輸出模塊26對右半屏轉(zhuǎn)換信號進(jìn)行V-By-One協(xié)議信號轉(zhuǎn)換處理生成右半屏圖像數(shù)據(jù),其中,右半屏圖像數(shù)據(jù)為V-By-One協(xié)議數(shù)據(jù)。

      進(jìn)一步地,每個(gè)數(shù)據(jù)生成芯片具體用于將多個(gè)圖像區(qū)域信號進(jìn)行圖像格式轉(zhuǎn)換處理生成圖像轉(zhuǎn)換信號,獲取圖像轉(zhuǎn)換信號中的圖像轉(zhuǎn)換子信號對應(yīng)的邊緣像素信號,將圖像轉(zhuǎn)換子信號和與該圖像轉(zhuǎn)換子信號對應(yīng)的邊緣像素信號合并處理生成合并處理后的圖像轉(zhuǎn)換子信號,對合并處理后的圖像轉(zhuǎn)換子信號進(jìn)行數(shù)據(jù)處理生成對應(yīng)的圖像區(qū)域數(shù)據(jù)并將所述圖像區(qū)域數(shù)據(jù)發(fā)送至對應(yīng)的數(shù)據(jù)處理芯片,所述圖像轉(zhuǎn)換信號包括多個(gè)圖像轉(zhuǎn)換子信號。其中,圖像轉(zhuǎn)換信號可包括左半屏轉(zhuǎn)換信號或者右半屏轉(zhuǎn)換信號。如圖7所示,左半屏轉(zhuǎn)換信號包括八個(gè)圖像轉(zhuǎn)換子信號,數(shù)據(jù)生成芯片1可獲取左半屏轉(zhuǎn)換信號中的圖像轉(zhuǎn)換子信號對應(yīng)的邊緣像素信號,將圖像轉(zhuǎn)換子信號和與該圖像轉(zhuǎn)換子信號對應(yīng)的邊緣像素信號合并處理生成合并處理后的圖像轉(zhuǎn)換子信號,合并處理后的左半屏轉(zhuǎn)換信號包括每個(gè)合并處理后的圖像轉(zhuǎn)換子信號,其中,對左半屏轉(zhuǎn)換信號的邊緣像素信號的具體處理原理與圖6中所示的邊緣像素信號的處理原理相同,具體可參考圖6對應(yīng)的第二種模式下對邊緣像素信號的處理方法,此處不再具體描述。如圖8所示,右半屏轉(zhuǎn)換信號包括八個(gè)圖像轉(zhuǎn)換子信號,數(shù)據(jù)生成芯片2可獲取右半屏轉(zhuǎn)換信號中的圖像轉(zhuǎn)換子信號對應(yīng)的邊緣像素信號,將圖像轉(zhuǎn)換子信號和與該圖像轉(zhuǎn)換子信號對應(yīng)的邊緣像素信號合并處理生成合并處理后的圖像轉(zhuǎn)換子信號,合并處理后的右半屏轉(zhuǎn)換信號包括每個(gè)合并處理后的圖像轉(zhuǎn)換子信號,其中,對右半屏轉(zhuǎn)換信號的邊緣像素信號的具體處理原理與圖6中所示的邊緣像素信號的處理原理相同,具體可參考圖6對應(yīng)的第二種模式下對邊緣像素信號的處理方法,此處不再具體描述。其中,數(shù)據(jù)生成芯片1中的RAM可將合并處理后的左半屏轉(zhuǎn)換信號發(fā)送至選通信號15,數(shù)據(jù)生成芯片2中的RAM可將合并處理后的右半屏轉(zhuǎn)換信號發(fā)送至選通信號25。

      后續(xù)數(shù)據(jù)生成芯片1中其余模塊和數(shù)據(jù)處理芯片3以及數(shù)據(jù)生成芯片2中其余模塊和數(shù)據(jù)處理芯片4的處理過程與第一種模式相同,此處不再重復(fù)描述。

      本實(shí)施例提供的顯示控制裝置包括至少二個(gè)數(shù)據(jù)生成芯片和與每個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的數(shù)據(jù)處理芯片,通過多個(gè)數(shù)據(jù)生成芯片和數(shù)據(jù)處理芯片對圖像信號進(jìn)行分區(qū)處理,實(shí)現(xiàn)了采用成本較低的芯片進(jìn)行圖像處理,從而降低了芯片使用成本。

      本發(fā)明實(shí)施例二提供了一種顯示裝置,該顯示裝置包括:顯示面板和顯示控制裝置。

      其中,顯示控制裝置可采用上述實(shí)施例一提供的顯示控制裝置,此處不再描述。

      顯示面板用于接收圖像輸出信號。

      本實(shí)施例提供的顯示裝置中,顯示控制裝置包括至少二個(gè)數(shù)據(jù)生成芯片和與每個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的數(shù)據(jù)處理芯片,通過多個(gè)數(shù)據(jù)生成芯片和數(shù)據(jù)處理芯片對圖像信號進(jìn)行分區(qū)處理,實(shí)現(xiàn)了采用成本較低的芯片進(jìn)行圖像處理,從而降低了芯片使用成本。

      圖9為本發(fā)明實(shí)施例三提供的一種顯示控制方法的流程圖,如圖9所示,該方法用于顯示控制裝置,該顯示控制裝置包括至少二個(gè)數(shù)據(jù)生成芯片和與每個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的數(shù)據(jù)處理芯片,該方法包括:

      步驟101、每個(gè)數(shù)據(jù)生成芯片對對應(yīng)的至少一個(gè)圖像區(qū)域信號進(jìn)行數(shù)據(jù)處理生成對應(yīng)的圖像區(qū)域數(shù)據(jù),并將圖像區(qū)域數(shù)據(jù)發(fā)送至對應(yīng)的數(shù)據(jù)處理芯片,圖像區(qū)域信號用于顯示一幀畫面的不同區(qū)域。

      步驟102、每個(gè)數(shù)據(jù)處理芯片對圖像區(qū)域數(shù)據(jù)進(jìn)行圖像處理生成圖像輸出信號,并輸出圖像輸出信號。

      本實(shí)施例提供的顯示控制方法中,顯示控制裝置包括至少二個(gè)數(shù)據(jù)生成芯片和與每個(gè)所述數(shù)據(jù)生成芯片對應(yīng)的數(shù)據(jù)處理芯片,通過多個(gè)數(shù)據(jù)生成芯片和數(shù)據(jù)處理芯片對圖像信號進(jìn)行分區(qū)處理,實(shí)現(xiàn)了采用成本較低的芯片進(jìn)行圖像處理,從而降低了芯片使用成本。

      可以理解的是,以上實(shí)施方式僅僅是為了說明本發(fā)明的原理而采用的示例性實(shí)施方式,然而本發(fā)明并不局限于此。對于本領(lǐng)域內(nèi)的普通技術(shù)人員而言,在不脫離本發(fā)明的精神和實(shí)質(zhì)的情況下,可以做出各種變型和改進(jìn),這些變型和改進(jìn)也視為本發(fā)明的保護(hù)范圍。

      當(dāng)前第1頁1 2 3 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
      1