1.一種位同步信號(hào)提取方法,其特征在于,包括:
獲得解調(diào)數(shù)據(jù);
根據(jù)所述解調(diào)數(shù)據(jù)的碼率,生成以所述碼率為基準(zhǔn)的標(biāo)準(zhǔn)鐘,所述標(biāo)準(zhǔn)鐘初始的頻率控制字為所述碼率對(duì)應(yīng)的控制字;
在檢測(cè)到所述解調(diào)數(shù)據(jù)的上升沿時(shí),確定所述標(biāo)準(zhǔn)鐘和所述解調(diào)數(shù)據(jù)的關(guān)系;
根據(jù)所述標(biāo)準(zhǔn)鐘和所述解調(diào)數(shù)據(jù)的關(guān)系,調(diào)整所述標(biāo)準(zhǔn)鐘的頻率控制字;
將調(diào)整后的標(biāo)準(zhǔn)鐘的輸出確定為位同步時(shí)鐘的輸出,獲得位同步信號(hào)。
2.根據(jù)權(quán)利要求1所述的位同步信號(hào)提取方法,其特征在于,所述在檢測(cè)到所述解調(diào)數(shù)據(jù)的上升沿時(shí),確定所述標(biāo)準(zhǔn)鐘和所述解調(diào)數(shù)據(jù)的關(guān)系,包括:
在檢測(cè)到所述解調(diào)數(shù)據(jù)的上升沿時(shí),如果所述標(biāo)準(zhǔn)鐘的電平高于所述解調(diào)數(shù)據(jù)的電平,則確定所述標(biāo)準(zhǔn)鐘超前于所述解調(diào)數(shù)據(jù);
如果所述標(biāo)準(zhǔn)鐘的電平低于所述解調(diào)數(shù)據(jù)的電平,則確定所述標(biāo)準(zhǔn)鐘滯后于所述解調(diào)數(shù)據(jù)。
3.根據(jù)權(quán)利要求2所述的位同步信號(hào)提取方法,其特征在于,所述根據(jù)所述標(biāo)準(zhǔn)鐘和所述解調(diào)數(shù)據(jù)的關(guān)系,調(diào)整所述標(biāo)準(zhǔn)鐘的頻率控制字,包括:
如果所述標(biāo)準(zhǔn)鐘超前于所述解調(diào)數(shù)據(jù),則調(diào)整所述標(biāo)準(zhǔn)鐘的頻率控制字,以使所述標(biāo)準(zhǔn)鐘的頻率降低;
如果所述標(biāo)準(zhǔn)鐘滯后于所述解調(diào)數(shù)據(jù),則調(diào)整所述標(biāo)準(zhǔn)鐘的頻率控制字,以使所述標(biāo)準(zhǔn)鐘的頻率提高。
4.根據(jù)權(quán)利要求1至3任一項(xiàng)所述的位同步信號(hào)提取方法,其特征在于,所述根據(jù)所述解調(diào)數(shù)據(jù)的碼率,生成以所述碼率為基準(zhǔn)的標(biāo)準(zhǔn)鐘,包括:
根據(jù)所述解調(diào)數(shù)據(jù)的碼率,通過本地直接數(shù)字式頻率合成器DDS生成以所述碼率為基準(zhǔn)的標(biāo)準(zhǔn)鐘。
5.根據(jù)權(quán)利要求4所述的位同步信號(hào)提取方法,其特征在于,還包括:
預(yù)先在核心芯片內(nèi)部將主處理時(shí)鐘倍頻到預(yù)設(shè)頻率,以使所述DDS的精度達(dá)到設(shè)定閾值。
6.一種位同步信號(hào)提取裝置,其特征在于,包括:
解調(diào)數(shù)據(jù)獲得模塊,用于獲得解調(diào)數(shù)據(jù);
標(biāo)準(zhǔn)鐘生成模塊,用于根據(jù)所述解調(diào)數(shù)據(jù)的碼率,生成以所述碼率為基準(zhǔn)的標(biāo)準(zhǔn)鐘,所述標(biāo)準(zhǔn)鐘初始的頻率控制字為所述碼率對(duì)應(yīng)的控制字;
關(guān)系確定模塊,用于在檢測(cè)到所述解調(diào)數(shù)據(jù)的上升沿時(shí),確定所述標(biāo)準(zhǔn)鐘和所述解調(diào)數(shù)據(jù)的關(guān)系;
頻率控制字調(diào)整模塊,用于根據(jù)所述標(biāo)準(zhǔn)鐘和所述解調(diào)數(shù)據(jù)的關(guān)系,調(diào)整所述標(biāo)準(zhǔn)鐘的頻率控制字;
位同步信號(hào)獲得模塊,用于將調(diào)整后的標(biāo)準(zhǔn)鐘的輸出確定為位同步時(shí)鐘的輸出,獲得位同步信號(hào)。
7.根據(jù)權(quán)利要求6所述的位同步信號(hào)提取裝置,其特征在于,所述關(guān)系確定模塊,具體用于:
在檢測(cè)到所述解調(diào)數(shù)據(jù)的上升沿時(shí),如果所述標(biāo)準(zhǔn)鐘的電平高于所述解調(diào)數(shù)據(jù)的電平,則確定所述標(biāo)準(zhǔn)鐘超前于所述解調(diào)數(shù)據(jù);
如果所述標(biāo)準(zhǔn)鐘的電平低于所述解調(diào)數(shù)據(jù)的電平,則確定所述標(biāo)準(zhǔn)鐘滯后于所述解調(diào)數(shù)據(jù)。
8.根據(jù)權(quán)利要求7所述的位同步信號(hào)提取裝置,其特征在于,所述頻率控制字調(diào)整模塊,具體用于:
如果所述標(biāo)準(zhǔn)鐘超前于所述解調(diào)數(shù)據(jù),則調(diào)整所述標(biāo)準(zhǔn)鐘的頻率控制字,以使所述標(biāo)準(zhǔn)鐘的頻率降低;
如果所述標(biāo)準(zhǔn)鐘滯后于所述解調(diào)數(shù)據(jù),則調(diào)整所述標(biāo)準(zhǔn)鐘的頻率控制字,以使所述標(biāo)準(zhǔn)鐘的頻率提高。
9.根據(jù)權(quán)利要求6至8任一項(xiàng)所述的位同步信號(hào)提取裝置,其特征在于,所述標(biāo)準(zhǔn)鐘生成模塊,具體用于:
根據(jù)所述解調(diào)數(shù)據(jù)的碼率,通過本地直接數(shù)字式頻率合成器DDS生成以所述碼率為基準(zhǔn)的標(biāo)準(zhǔn)鐘。
10.根據(jù)權(quán)利要求9所述的位同步信號(hào)提取裝置,其特征在于,所述標(biāo)準(zhǔn)鐘生成模塊,還用于:
預(yù)先在核心芯片內(nèi)部將主處理時(shí)鐘倍頻到預(yù)設(shè)頻率,以使所述DDS的精度達(dá)到設(shè)定閾值。