本發(fā)明涉及的是耳放電路技術(shù)領(lǐng)域,具體涉及一種提高動(dòng)態(tài)范圍和壓擺率的耳放電路。
背景技術(shù):
目前,現(xiàn)有電子電路的設(shè)計(jì)都傾向于集成芯片的使用,耳放的設(shè)計(jì)也是,譬如opa1612的使用,但這些芯片的工作電壓一般較小,所以耳放的工作動(dòng)態(tài)范圍比較窄,并且壓擺率也不大。壓擺率就是運(yùn)算放大器輸出電壓的轉(zhuǎn)換速率,它表示運(yùn)放對(duì)信號(hào)變化速度的適應(yīng)能力,是衡量運(yùn)放在大幅度信號(hào)作用時(shí)工作速度,一般來(lái)說(shuō),壓擺率高的運(yùn)放,其工作電流也越大,另外信號(hào)幅度越大,壓擺率要求越大。為了解決傳統(tǒng)耳放電路動(dòng)態(tài)范圍小、擺率低的問(wèn)題,設(shè)計(jì)一種新型的耳放電路尤為必要。
技術(shù)實(shí)現(xiàn)要素:
針對(duì)現(xiàn)有技術(shù)上存在的不足,本發(fā)明目的是在于提供一種提高動(dòng)態(tài)范圍和壓擺率的耳放電路,結(jié)構(gòu)簡(jiǎn)單,設(shè)計(jì)合理,增大運(yùn)放的動(dòng)態(tài)范圍,提高壓擺率,易于推廣使用。
為了實(shí)現(xiàn)上述目的,本發(fā)明是通過(guò)如下的技術(shù)方案來(lái)實(shí)現(xiàn):一種提高動(dòng)態(tài)范圍和壓擺率的耳放電路,包括恒流源電路、相位補(bǔ)償電路、推挽輸出電路、差分電路,所述恒流源電路由第一三極管、第二三極管和第三三極管、第四三極管組成,相位補(bǔ)償電路由第二電阻、第一電容和第二電容、第五電阻組成,第一三極管的基極與發(fā)射極之間接有第一電阻,第一三極管的基極、集電極分別與第二三極管的發(fā)射極、基極連接,第一三極管的集電極連接第五電阻至電源vss端,第一三極管的發(fā)射極分別連接第七電阻、第八電阻至第三三極管、第四三極管的發(fā)射極,第四三極管的基極分別與第三三極管的基極、集電極相連,第三三極管的集電極依次連接第二電容與第五電阻的并聯(lián)電路、第九電阻至第七三極管的集電極,第四三極管的集電極依次連接第一二極管、第二二極管至第八三極管的集電極,第一二極管與第二二極管之間的節(jié)點(diǎn)連接第三電容至地端,第七三極管、第八三極管的發(fā)射極依次連接第十電阻、第十一電阻至負(fù)電源端,第七三極管第八三極管的基極分別連接至第二電阻與第一電容串聯(lián)而成的補(bǔ)償電路兩端,第二電阻與第一電容串聯(lián)而成的補(bǔ)償電路依次連接差分電路、第十二電阻至第二三極管的集電極,第二電阻與第一電容串聯(lián)而成的補(bǔ)償電路兩端還分別連接第十三電阻、第十四電阻至第十電阻與第十一電阻之間的節(jié)點(diǎn);
所述推挽輸出電路由第五三極管、第六三極管組成,第五三極管的發(fā)射極依次連接第三電阻、第四電阻至第六三極管的發(fā)射極,第五三極管、第六三極管的基極分別連接第四三極管、第八三極管的集電極,第五三極管的集電極與第一三極管的集電極相連,第五三極管的集電極還分別連接第四電容、第十五電阻至地端、正電源端,第六三極管的集電極連接第五電容至地端。
作為優(yōu)選,所述的差分電路由三對(duì)晶體管并聯(lián)組成,能有效減小每個(gè)管子的電流,減小發(fā)熱。
作為優(yōu)選,所述的第一三極管、第二三極管、第三三極管、第四三極管、第六三極管均采用pnp型三極管,第五三極管、第七三極管、第八三極管均采用npn型三極管。
本發(fā)明的有益效果:用分立器件搭建耳放電路,增大運(yùn)放的動(dòng)態(tài)范圍,提高壓擺率。
附圖說(shuō)明
下面結(jié)合附圖和具體實(shí)施方式來(lái)詳細(xì)說(shuō)明本發(fā)明;
圖1為本發(fā)明的電路圖。
具體實(shí)施方式
為使本發(fā)明實(shí)現(xiàn)的技術(shù)手段、創(chuàng)作特征、達(dá)成目的與功效易于明白了解,下面結(jié)合具體實(shí)施方式,進(jìn)一步闡述本發(fā)明。
參照?qǐng)D1,本具體實(shí)施方式采用以下技術(shù)方案:一種提高動(dòng)態(tài)范圍和壓擺率的耳放電路,包括恒流源電路、相位補(bǔ)償電路、推挽輸出電路、差分電路,所述恒流源電路由第一三極管q1、第二三極管q2和第三三極管q3、第四三極管q4組成,相位補(bǔ)償電路由第二電阻r2、第一電容c1和第二電容c2、第五電阻r5組成,所述推挽輸出電路由第五三極管q5、第六三極管q6組成。
第一三極管q1的基極與發(fā)射極之間接有第一電阻r1,第一三極管q1的基極、集電極分別與第二三極管q2的發(fā)射極、基極連接,第一三極管q1的集電極連接第五電阻r5至電源vss端,第一三極管q1的發(fā)射極分別連接第七電阻r7、第八電阻r8至第三三極管q3、第四三極管q4的發(fā)射極,第四三極管q4的基極分別與第三三極管q3的基極、集電極相連,第三三極管q3的集電極依次連接第二電容c2與第五電阻r5的并聯(lián)電路、第九電阻r9至第七三極管q7的集電極,第四三極管q4的集電極依次連接第一二極管d1、第二二極管d2至第八三極管q8的集電極,第一二極管d1與第二二極管d2之間的節(jié)點(diǎn)連接第三電容c3至地端,第七三極管q7、第八三極管q8的發(fā)射極依次連接第十電阻r10、第十一電阻r11至負(fù)電源端,第七三極管q7、第八三極管q8的基極分別連接至第二電阻r2與第一電容c1串聯(lián)而成的補(bǔ)償電路兩端,第二電阻r2與第一電容c1串聯(lián)而成的補(bǔ)償電路依次連接差分電路、第十二電阻r12至第二三極管q2的集電極,第二電阻r2與第一電容c1串聯(lián)而成的補(bǔ)償電路兩端還分別連接第十三電阻r13、第十四電阻r14至第十電阻r10與第十一電阻r11之間的節(jié)點(diǎn);第五三極管q5的發(fā)射極依次連接第三電阻r3、第四電阻r4至第六三極管q6的發(fā)射極,第五三極管q5、第六三極管q6的基極分別連接第四三極管q4、第八三極管q8的集電極,第五三極管q5的集電極與第一三極管q1的集電極相連,第五三極管q5的集電極還分別連接第四電容c4、第十五電阻r15至地端、正電源端,第六三極管q6的集電極連接第五電容c5至地端。
值得注意的是,所述的差分電路由三對(duì)晶體管并聯(lián)組成,能有效減小每個(gè)管子的電流,減小發(fā)熱。
此外,所述的第一三極管q1、第二三極管q2、第三三極管q3、第四三極管q4、第六三極管q6均采用pnp型三極管,第五三極管q5、第七三極管q7、第八三極管q8均采用npn型三極管。
本具體實(shí)施方式采用分立器件的設(shè)計(jì)方案,可有效增大運(yùn)放的動(dòng)態(tài)范圍和擺率,其中第一三極管q1、第二三極管q2和第三三極管q3、第四三極管q4組成的恒流源電路提供輸出足夠大的恒定的電流;第二電阻r2、第一電容c1和第二電容c2、第五電阻r5組成的相位補(bǔ)償電路能夠增大擺率,第五三極管q5、第六三極管q6組成的推挽輸出電路避免重載情況下的波形截?cái)喱F(xiàn)象;第一二極管d1、第二二極管d2的使用則補(bǔ)償了第五三極管q5、第六三極管q6的基極發(fā)射極電壓,消除交越失真。
本具體實(shí)施方式分立器件結(jié)構(gòu)設(shè)計(jì)的好處就是可以使用合適的電源值,而不像集成芯片那樣使用低電壓,一般為±15v,這樣就有效增大了動(dòng)態(tài)范圍,另外在高速運(yùn)放中,壓擺率是很重要的指標(biāo),大的壓擺率需要大的電流值,所以在本電路中,使用恒流源輸出足夠的電流來(lái)提高壓擺率,用三對(duì)晶體管來(lái)分流,不至于讓晶體管工作在大電流情況下發(fā)熱嚴(yán)重。此外,本電路當(dāng)中采用了相位補(bǔ)償電路,補(bǔ)償電容也可以有效提高擺率值,有效提高動(dòng)態(tài)范圍和壓擺率的耳放電路,可靠性高,具有廣闊的市場(chǎng)應(yīng)用前景。
以上顯示和描述了本發(fā)明的基本原理和主要特征和本發(fā)明的優(yōu)點(diǎn)。本行業(yè)的技術(shù)人員應(yīng)該了解,本發(fā)明不受上述實(shí)施例的限制,上述實(shí)施例和說(shuō)明書中描述的只是說(shuō)明本發(fā)明的原理,在不脫離本發(fā)明精神和范圍的前提下,本發(fā)明還會(huì)有各種變化和改進(jìn),這些變化和改進(jìn)都落入要求保護(hù)的本發(fā)明范圍內(nèi)。本發(fā)明要求保護(hù)范圍由所附的權(quán)利要求書及其等效物界定。