一種基于恒流保護(hù)的新型光束激發(fā)式圖形處理系統(tǒng)的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于圖像處理技術(shù)領(lǐng)域,具體是指一種基于恒流保護(hù)的新型光束激發(fā)式圖形處理系統(tǒng)。
【背景技術(shù)】
[0002]目前,以掃描儀為代表的圖像識(shí)別產(chǎn)品層出不窮,其極大的豐富了人們的生活。但是,目前這些圖像識(shí)別產(chǎn)品的圖像識(shí)別能力具有一定的局限性,即其圖像識(shí)別速度和精度仍然不高,加之在識(shí)別過(guò)程中會(huì)出現(xiàn)圖像或紙張與掃描傳感器不嚴(yán)密貼合的情況,因此會(huì)導(dǎo)致出現(xiàn)失真區(qū)域,不能真實(shí)的反映出實(shí)際效果。同時(shí),由于這些圖像識(shí)別產(chǎn)品的驅(qū)動(dòng)電路也容易受到波動(dòng)電流的影響,在電流出現(xiàn)波動(dòng)時(shí)其無(wú)法很好的對(duì)圖像信號(hào)進(jìn)行處理。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的在于克服目前圖像識(shí)別系統(tǒng)容易受到波動(dòng)電流的影響,在電流出現(xiàn)波動(dòng)時(shí)其無(wú)法很好的對(duì)圖像信號(hào)進(jìn)行處理的缺陷,提供一種基于恒流保護(hù)的新型光束激發(fā)式圖形處理系統(tǒng)。
[0004]本發(fā)明的目的通過(guò)下述技術(shù)方案實(shí)現(xiàn):一種基于恒流保護(hù)的新型光束激發(fā)式圖形處理系統(tǒng),其由圖像傳感器,與該圖像傳感器相連接的驅(qū)動(dòng)電路,與驅(qū)動(dòng)電路相連接的處理電路,分別與驅(qū)動(dòng)電路和處理電路相連接的射極耦合式非對(duì)稱觸發(fā)電路,與處理電路相連接的光束激發(fā)式邏輯放大電路,串接在光束激發(fā)式邏輯放大電路與驅(qū)動(dòng)電路之間的邏輯保護(hù)射極耦合式放大電路,以及設(shè)置在驅(qū)動(dòng)電路與射極耦合式非對(duì)稱觸發(fā)電路之間的恒流保護(hù)電路組成。
[0005]進(jìn)一步的,所述的恒流保護(hù)電路由保護(hù)芯片U1,三極管Q7,三極管Q8,串接在保護(hù)芯片Ul的COMP管腳與VREF管腳之間的二極管D8,P極與保護(hù)芯片Ul的RT管腳相連接、N極則經(jīng)電阻R28后與保護(hù)芯片Ul的FB管腳相連接的二極管D7,一端與保護(hù)芯片Ul的CS管腳相連接、另一端接地的電阻R29,一端與保護(hù)芯片Ul的DVR管腳相連接、另一端則與三極管Q7的基極相連接的電阻R30,一端與三極管Q7的集電極相連接、另一端則經(jīng)電阻R33后與三極管Q8的集電極相連接的電阻R32,一端與三極管Q8的發(fā)射極相連接、另一端接地的電阻R31,以及正極與三極管Q8的發(fā)射極相連接、負(fù)極則與射極耦合式非對(duì)稱觸發(fā)電路相連接的極性電容C20組成;所述二極管D7的N極與驅(qū)動(dòng)電路相連接;三極管Q8的基極與電阻R32和電阻R33的連接點(diǎn)相連接,而三極管Q7的發(fā)射極接地;所述保護(hù)芯片Ul的VREF管腳與其VCC管腳相連接、其GND管腳接地。
[0006]所述射極耦合式非對(duì)稱觸發(fā)電路主要由射極耦合式非對(duì)稱電路,以及與其輸出端相連接的無(wú)源π型濾波電路組成;其中,所述射極耦合式非對(duì)稱電路由三極管Q1,三極管Q2,三極管Q3,串接在三極管Q2的發(fā)射極與三極管Q3的基極之間的一級(jí)濾波電路,串接在三極管Q3的集電極與二極管Q2的集電極之間的電阻R7,串接在三極管Ql的集電極與三極管Q2的集電極之間的電阻R3,串接在三極管Ql的發(fā)射極與無(wú)源π型濾波電路之間的二級(jí)濾波電路,串接在三極管Ql的基極與無(wú)源π型濾波電路之間的三級(jí)濾波器,以及串接在三極管Ql的基極與無(wú)源π型濾波電路之間的電阻R2和串接在三極管Q3的基極與無(wú)源型濾波電路之間的電阻R6組成;所述三極管Q2的基極與三極管Ql的集電極相連接,其集電極與無(wú)源π型濾波電路相連接,所述三極管Q2的發(fā)射極與三極管Q3的發(fā)射極均接地。
[0007]所述光束激發(fā)式邏輯放大電路主要由功率放大器Ρ1,與非門(mén)IC1,與非門(mén)IC2,與非門(mén)IC3,負(fù)極與功率放大器Pl的同相端相連接、正極經(jīng)光二極管D2后接地的極性電容Cl3,一端與極性電容Cl3的正極相連接、另一端經(jīng)二極管D3后接地的電阻Rl5,正極與電阻R15和二極管D3的連接點(diǎn)相連接、負(fù)極接地的極性電容C14,一端與與非門(mén)ICl的負(fù)極輸入端相連接、另一端與功率放大器Pl的同相端相連接的電阻R16,串接在功率放大器Pl的反相端與輸出端之間的電阻R17,一端與與非門(mén)ICl的輸出端相連接、另一端與與非門(mén)IC3的負(fù)極輸入端相連接的電阻R18,正極與與非門(mén)IC2的輸出端相連接、負(fù)極與與非門(mén)IC3的負(fù)極輸入端相連接的電容C15,以及一端與極性電容C14的正極相連接、另一端與與非門(mén)IC2的負(fù)極輸入端相連接的電阻R19組成;所述與非門(mén)ICl的正極輸入端與功率放大器Pl的反相端相連接,其輸出端與與非門(mén)IC2的正極輸入端相連接;與非門(mén)IC3的正極輸入端與功率放大器PI的輸出端相連接,其輸出端則與處理電路相連接。
[0008]所述邏輯保護(hù)射極耦合式放大電路主要由三極管Q5,三極管Q6,功率放大器Ρ2,功率放大器Ρ3,串接在功率放大器Ρ2的反相端與輸出端之間的電阻R21,串接在功率放大器Ρ3的同相端與輸出端之間的極性電容C18,串接在功率放大器Ρ2的同相端與三極管Q5的集電極之間的電阻R20,串接在三極管Q5的集電極與三極管Q6的基極之間的電阻R22,與電阻R22相并聯(lián)的電容C17,負(fù)極與功率放大器Ρ2的同相端相連接、正極經(jīng)電阻R23后與三極管Q5的發(fā)射極相連接的極性電容C16,串接在三極管Q6的基極與極性電容C16的正極之間的電阻R24,正極與三極管Q6的發(fā)射極相連接、負(fù)極順次經(jīng)穩(wěn)壓二極管D4和電阻R25后與功率放大器Ρ2的輸出端相連接的電容C19,P極與功率放大器Ρ3的輸出端相連接、N極經(jīng)電阻R27和電阻R26后與穩(wěn)壓二極管D4與電阻R25的連接點(diǎn)相連接的二極管D5,以及P極與電容C19的負(fù)極相連接、N極與二極管D5與電阻R27的連接點(diǎn)相連接的穩(wěn)壓二極管D6組成;所述三極管Q5的基極與極性電容C16的正極相連接,其發(fā)射極與三極管Q6的發(fā)射極相連接,其集電極與功率放大器Ρ2的反相端相連接;三極管Q6的集電極與功率放大器Ρ4的反相端相連接,功率放大器Ρ3的同相端與功率放大器Ρ2的輸出端相連接;所述極性電容C16的正極與與非門(mén)IC2的負(fù)極輸入端相連接,而電阻R27與電阻R26的連接點(diǎn)則與處理電路相連接。
[0009]所述無(wú)源型濾波電路由電容Cl、電容C2,以及串接在電容Cl的正極與電容C2的正極之間的電阻R8組成;所述三極管Q2的集電極則與電容C2的正極相連接;電容Cl的正極則與極性電容C20的負(fù)極相連接。
[0010]所述驅(qū)動(dòng)電路由高速驅(qū)動(dòng)芯片K,三極管Q4,一端與高速驅(qū)動(dòng)芯片K的FX管腳相連接、另一端與三極管Ql的基極相連接的電阻R12,一端與高速驅(qū)動(dòng)芯片K的Fl管腳相連接、另一端經(jīng)電容Cll后與高速驅(qū)動(dòng)芯片K的FC管腳相連接的電阻R13,以及一端與三極管Q4的發(fā)射極相連接、另一端經(jīng)極性電容C12后與高速驅(qū)動(dòng)芯片K的BE管腳相連接的電阻R14組成;所述三極管Q4的集電極接地,且所述的圖像傳感器則直接與高速驅(qū)動(dòng)芯片K的F2管腳相連接;同時(shí),該高速驅(qū)動(dòng)芯片K的BN管腳還與二極管D7的N極相連接。
[0011]所述的處理電路由驅(qū)動(dòng)芯片U,P極與驅(qū)動(dòng)芯片U的SW管腳相連接、N極經(jīng)極性電容C6后接地的二極管Dl,一端與二極管Dl的N極相連接、另一端經(jīng)電阻RlO后接地的電阻R9,一端與驅(qū)動(dòng)芯片U的COMP管腳相連接、另一端接地的電容C7,一端與驅(qū)動(dòng)芯片U的COMP管腳相連接、另一端經(jīng)電容CS后接地的電阻R11,以及一端與驅(qū)動(dòng)芯片U的SS管腳相連接、另一端接地的電容C9組成;所述電阻R9和電阻RlO的連接點(diǎn)還與驅(qū)動(dòng)芯片U的FB管腳相連接;所述驅(qū)動(dòng)芯片U的MIN管腳與高速驅(qū)動(dòng)芯片K的Ml管腳相連接,驅(qū)動(dòng)芯片U的MOUT管腳與高速驅(qū)動(dòng)芯片K的M2管腳相連接;所述與非門(mén)IC3的輸出端則與驅(qū)動(dòng)芯片U的ST管腳相連接,而電阻R27與電阻R26的連接點(diǎn)則與驅(qū)動(dòng)芯片U的COMP管腳相連接。
[0012]為確保使用效果,在驅(qū)動(dòng)芯片U的MIN管腳與MOUT管腳之間還串接有電容C10,所述的驅(qū)動(dòng)芯片U優(yōu)先采用LT1942型集成芯片來(lái)實(shí)現(xiàn),高速驅(qū)動(dòng)芯片K優(yōu)先采用EMD2050型集成芯片來(lái)實(shí)現(xiàn),而的保護(hù)芯片Ul則優(yōu)選為AP3843CP型集成芯片來(lái)實(shí)現(xiàn)。
[0013]本發(fā)明與現(xiàn)有技術(shù)相比,具有如下優(yōu)點(diǎn)和有益效果:
[0014](I)本發(fā)明的整體結(jié)構(gòu)非常簡(jiǎn)單,在結(jié)合射極耦合式非對(duì)稱觸發(fā)電路后,其處理速度較傳統(tǒng)的有了很大的提高,處理1028*1028像素的圖片僅需0.3s,為傳統(tǒng)處理速度的20倍以上。
[0015](2)本發(fā)明集成了 LT1941型集成芯片、EMD2050高速集成芯片,因此能極大的提高單位時(shí)間內(nèi)的圖像幀處理效率和識(shí)別效率。
[0016](3)本發(fā)明的射極耦合式非對(duì)稱觸發(fā)電路中設(shè)計(jì)有無(wú)源Ji型濾波電路,因此本發(fā)明能有效的去掉外部的電磁干擾,確保系統(tǒng)的性能穩(wěn)定。
[0017](4)本發(fā)明設(shè)置有恒流保護(hù)電路,其可以對(duì)本發(fā)明的工作電流進(jìn)行鎖定,從而使本發(fā)明的工作電流維持在一定的范圍內(nèi),避免圖像信號(hào)在處理的過(guò)程中受到電流