一種單像素視頻顯示裝置及顯示方法
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及視頻顯示方法及裝置,更具體的說(shuō),涉及一種單像素視頻顯示裝置及 顯示方法。
【背景技術(shù)】
[0002] 現(xiàn)有的液晶屏普遍采用縮放芯片進(jìn)行驅(qū)動(dòng)以實(shí)現(xiàn)成像,具體的,縮放芯片接收視 頻輸入信號(hào),通過(guò)存儲(chǔ)芯片的配合,進(jìn)行相關(guān)的圖像處理后驅(qū)動(dòng)液晶屏顯示圖像。
[0003] 但現(xiàn)有的液晶屏驅(qū)動(dòng)方法無(wú)法直接驅(qū)動(dòng)單像素顯示屏,本發(fā)明的單像素顯示屏是 指低壓差分信號(hào)(LVDS信號(hào))的編碼采用特殊的單像素帶寬壓縮編碼方式的液晶屏,其無(wú)法 直接驅(qū)動(dòng)的原因之一是這種單像素帶寬壓縮編碼的方式與傳統(tǒng)的R/G/B編碼方式不同。
[0004] 普通液晶屏的一個(gè)像素(pixel)含有3個(gè)子像素(Sub-Pixel),驅(qū)動(dòng)時(shí),采用R/G/ B編碼對(duì)應(yīng)每個(gè)子像素即可。但是這種采用單像素編碼的液晶屏所顯示的視頻信號(hào)一般具 有很高的分辨率,為了壓縮帶寬及減少高速信號(hào)傳輸帶來(lái)的問(wèn)題,每一個(gè)像素僅包含一個(gè) 或兩個(gè)子像素。
[0005] -般的縮放芯片無(wú)法對(duì)視頻信號(hào)進(jìn)行特殊編碼,故無(wú)法直接驅(qū)動(dòng)這種單色液晶 屏。
【發(fā)明內(nèi)容】
[0006] 本發(fā)明實(shí)施例提供一種單像素視頻顯示裝置及顯示方法,可以將R/G/B編碼的視 頻信號(hào)進(jìn)行重新編碼,以用于驅(qū)動(dòng)單像素顯示屏。
[0007] 具體的,本發(fā)明實(shí)施例提供的一種單像素視頻顯示裝置,包括單像素顯示屏,還包 括用于接收并處理視頻輸入信號(hào)的信號(hào)處理模塊,將所述信號(hào)處理模塊處理后的視頻輸入 信號(hào)進(jìn)行單像素重新編碼以供所述單像素顯示屏顯示的單像素視頻信號(hào)的現(xiàn)場(chǎng)可編程門 陣列芯片。
[0008] 其中,所述信號(hào)處理模塊包括多個(gè)分別用于接收并處理一個(gè)視頻輸入信號(hào)的信號(hào) 處理單元;所述現(xiàn)場(chǎng)可編程門陣列芯片包括用于將至少兩個(gè)所述信號(hào)處理單元處理后的視 頻輸入信號(hào)進(jìn)行合成的視頻合成模塊和用于將合成后的視頻信號(hào)進(jìn)行單像素重新編碼以 供所述單像素顯示屏顯示的單像素編碼模塊。
[0009] 其中,所述現(xiàn)場(chǎng)可編程門陣列芯片還包括用于使單像素編碼模塊依次讀取合成后 的視頻信號(hào)的像素?cái)?shù)據(jù)、在每讀取預(yù)定數(shù)量的像素?cái)?shù)據(jù)時(shí)提取預(yù)定位數(shù)的像素?cái)?shù)據(jù)并導(dǎo)出 一個(gè)像素編碼包的第一編碼控制單元和用于使單像素編碼模塊將所述像素編碼包依次排 列并處理生成所述單像素視頻信號(hào)以供所述單像素顯示屏顯示的第二編碼控制單元;所述 像素編碼包內(nèi)具有所述預(yù)定位數(shù)的像素?cái)?shù)據(jù)。
[0010] 其中,所述單像素視頻顯示裝置還包括用于存儲(chǔ)接至少兩個(gè)處理后的視頻輸入信 號(hào)的存儲(chǔ)芯片。
[0011] 其中,所述現(xiàn)場(chǎng)可編程門陣列芯片還包括產(chǎn)生時(shí)鐘以使得合成的后的視頻信號(hào)正 常輸出的顯示時(shí)序發(fā)生單元。
[0012] 相應(yīng)的,本發(fā)明實(shí)施例提供的一種單像素視頻顯示方法,包括以下步驟:
[0013] a、接收并處理視頻輸入信號(hào);
[0014] b、將處理后的視頻輸入信號(hào)進(jìn)行單像素重新編碼,生成單像素視頻信號(hào);
[0015] c、輸出所述單像素視頻信號(hào)以供顯示。
[0016] 其中,步驟a中分別接收并處理多個(gè)視頻輸入信號(hào);
[0017] 步驟b中將至少兩個(gè)處理后的視頻輸入信號(hào)進(jìn)行合成,將合成后的視頻信號(hào)進(jìn)行 單像素重新編碼并生成單像素視頻信號(hào)。
[0018] 其中,在單像素重新編碼時(shí),依次讀取所述合成后的視頻信號(hào)的像素?cái)?shù)據(jù)、在每讀 取預(yù)定數(shù)量的像素?cái)?shù)據(jù)時(shí)提取預(yù)定位數(shù)的像素?cái)?shù)據(jù)并導(dǎo)出一個(gè)像素編碼包,將所述像素編 碼包依次排列并處理生成所述單像素視頻信號(hào);所述像素編碼包內(nèi)具有所述預(yù)定位數(shù)的像 素?cái)?shù)據(jù)。
[0019] 其中,步驟a中,將處理后的視頻輸入信號(hào)進(jìn)行存儲(chǔ)。
[0020] 其中,步驟b中,在合成處理后的視頻輸入信號(hào)之前,產(chǎn)生時(shí)鐘以使得合成的后的 視頻信號(hào)正常輸出。
[0021] 實(shí)施本發(fā)明實(shí)施例,通過(guò)對(duì)視頻信號(hào)進(jìn)行單像素重新編碼可以將R/G/B編碼的視 頻信號(hào)進(jìn)行重新編碼,以用于驅(qū)動(dòng)單像素顯示屏,從而可以使傳統(tǒng)的視頻信號(hào)在單像素顯 示屏中顯示。
【附圖說(shuō)明】
[0022] 為了更清楚地說(shuō)明本發(fā)明實(shí)施例的技術(shù)方案,下面將對(duì)實(shí)施例中所需要使用的附 圖作簡(jiǎn)單的介紹,顯而易見地,下面描述中的附圖是本發(fā)明實(shí)施例的一些實(shí)施例,對(duì)于本領(lǐng) 域普通技術(shù)人員來(lái)講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附 圖。
[0023] 圖1是本發(fā)明一個(gè)實(shí)施例提供的單像素視頻顯示裝置的原理框圖;
[0024] 圖2是本發(fā)明另一實(shí)施例提供的單像素視頻顯示裝置的原理框圖;
[0025] 圖3是本發(fā)明實(shí)施例提供的一個(gè)FPGA芯片的原理框圖;
[0026] 圖4是本發(fā)明實(shí)施例提供的一種單像素編碼模塊進(jìn)行單像素重新編碼的示意圖;
[0027] 圖5是本發(fā)明實(shí)施例提供的一種像素編碼格式的示意圖。
[0028] 圖6是本發(fā)明一實(shí)施例提供的單像素視頻顯示裝置的流程圖;
[0029] 圖7是本發(fā)明另一實(shí)施例提供的單像素視頻顯示裝置的流程圖。
【具體實(shí)施方式】
[0030] 下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完 整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā) 明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒(méi)有作出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施 例,都屬于本發(fā)明保護(hù)的范圍。
[0031] 本發(fā)明實(shí)施例提供一種單像素視頻顯示裝置及顯示方法,可以將R/G/B編碼的視 頻信號(hào)進(jìn)行重新編碼,以用于驅(qū)動(dòng)單像素顯示屏,從而可以使傳統(tǒng)的視頻信號(hào)在單像素顯 示屏中顯示。
[0032] 參見圖1,是本發(fā)明一個(gè)實(shí)施例提供的單像素視頻顯示裝置的原理框圖。如圖1 所示,本實(shí)施例提供的單像素視頻顯示裝置包括信號(hào)處理模塊1〇〇、現(xiàn)場(chǎng)可編程門陣列芯片 (FPGA) 200及單像素顯示屏300。本發(fā)明實(shí)施例中的單像素顯示屏300是指可以播放采用 單像素帶寬壓縮編碼的方式的視頻信號(hào)的顯示屏。
[0033] 信號(hào)處理模塊100用于接收并處理視頻輸入信號(hào),信號(hào)處理模塊100可接收來(lái)自 不同信號(hào)源的視頻輸入信號(hào)。視頻輸入信號(hào)可以是DP視頻信號(hào)、VGA視頻信號(hào)、DVI視頻信 號(hào)、HDMI視頻信號(hào)等等。信號(hào)處理模塊100對(duì)視頻信號(hào)的處理包括圖像縮放、亮度對(duì)比度 調(diào)整、gamma校正等,最終生成LVDS格式的信號(hào)發(fā)送給FPGA芯片。
[0034]FPGA芯片200用于將信號(hào)處理模塊100處理后的視頻輸入信號(hào)進(jìn)行單像素重新編 碼以供所述單像素顯示屏300顯示的單像素視頻信號(hào),也就是將上述生成的LVDS格式的視 頻信號(hào)進(jìn)行單像素重新編碼,進(jìn)而生成單像素視頻信號(hào)并將單像素視頻信號(hào)發(fā)送給單像素 顯示屏300用于顯示。本實(shí)施例中的單像素視頻信號(hào)是FPGA生成的采用單像素帶寬壓縮 編碼的方式的視頻信號(hào)。
[0035] 用于本發(fā)明實(shí)施例的單像素顯示屏進(jìn)行顯示的視頻信號(hào)往往具有超高的分辨率 (如4096*2560或更高),這意味著需要占用很高的帶寬,于是,這些視頻格式往往預(yù)先通過(guò) 顯卡進(jìn)行分割,以適應(yīng)傳輸及芯片的處理能力等。
[0036] 參見圖2,是本發(fā)明另一實(shí)施例提供的單像素視頻顯示裝置的原理框圖。本發(fā)明實(shí) 施例中信號(hào)處理模塊包括多個(gè)信號(hào)處理單元101,這些信號(hào)處理單元101分別用于接收并 處理一個(gè)視頻輸入信號(hào),這些信號(hào)處理單元101都是同時(shí)工作,幾乎同時(shí)將處理后的視頻 輸入信號(hào)發(fā)送給FPGA芯片200。
[0037] 相應(yīng)的,F(xiàn)PGA芯片200包括視頻合成模塊201和單像素編碼模塊202。視頻合成 模塊201將至少兩個(gè)信號(hào)處理單元101處理后的視頻輸入信號(hào)進(jìn)行合成,單像素編碼模塊 202將合成后的視頻信號(hào)進(jìn)行單像素重新編碼以供所述單像素顯示屏300顯示。分割后的 多個(gè)視頻信號(hào)分別通過(guò)各個(gè)信號(hào)處理單元101進(jìn)行處理后,輸出給FPGA芯片。在FPGA芯 片中,視頻合成模塊201首先將處理后的視頻輸入信號(hào)進(jìn)行合成,并在合成后對(duì)其進(jìn)行單 像素重新編碼生成單像素視頻信號(hào)。本發(fā)明實(shí)施例中的視頻合成指的是根據(jù)之前的分割原 則將處理后的視頻信號(hào)進(jìn)行逆變換。如分割時(shí)按照左上、左下、右上、右下四個(gè)區(qū)域進(jìn)行分 害!],則合成時(shí)將處理后的視頻輸入信號(hào)置于視頻輸入信號(hào)原先所處的區(qū)域中。
[0038] 參見圖3,圖3是本發(fā)明實(shí)施例提供的一個(gè)FPGA芯片的原理框圖。如圖所示,F(xiàn)PGA 芯片200還包括第一編碼控制單元203和第二編碼控制單元204。
[0039] 第一編碼控制單元203,用于使單像素編碼模塊依次讀取合成后的視頻信號(hào)的像 素?cái)?shù)據(jù)、在每讀取預(yù)定數(shù)量的像素?cái)?shù)據(jù)時(shí)提取預(yù)定位數(shù)的像素?cái)?shù)據(jù)并導(dǎo)出一個(gè)像素編碼 包;其中,像素編碼包內(nèi)具有所述預(yù)定位數(shù)的像素?cái)?shù)據(jù)。
[0040] 第二編碼控制單元204,用于使單像素編碼模塊將所述像素編碼包依次排列并處 理生成所述單像素視頻信號(hào)以供所述單像素顯示屏顯示。
[0041] 參見圖4,是本發(fā)明實(shí)施例提供的一種單像素編碼模塊進(jìn)行單像素重新編碼的示 意圖。該實(shí)施例中,單像素編碼模塊內(nèi)設(shè)置有移位寄存器,圖3中箭頭601、602分別指視頻 信號(hào)數(shù)據(jù)進(jìn)入移位寄存器與離開移位寄存器的數(shù)據(jù)流向,箭頭701、702、703分別是指t0、 t3、t6時(shí)刻單像素編碼包導(dǎo)出方向。tO、tl、t2……t6分別代表移位寄存器讀取合成后的 視頻信號(hào)的七個(gè)時(shí)刻,且每?jī)蓚€(gè)相鄰的視頻信號(hào)相差的一個(gè)等量的單位間隔,如Is^l、p2、 P3……p9分別表示合成后的視頻信號(hào)中依次進(jìn)入移位寄存器的9個(gè)像素?cái)?shù)據(jù)。該實(shí)施例 的合成后的視頻信號(hào)中,每個(gè)像素由3個(gè)子像素組成,每個(gè)像素?cái)?shù)據(jù)代表一個(gè)子像素,則設(shè) 置的預(yù)定數(shù)量即為3。tO時(shí)刻,第一個(gè)像素完全進(jìn)入移位寄存器,該像素包括pi、p2、p3三 個(gè)像素?cái)?shù)據(jù)(或稱為子像素),此時(shí)移位寄存器導(dǎo)出該像素中的一個(gè)或兩個(gè)像素,如果預(yù)先