具有脈沖效應(yīng)的時滯超混沌神經(jīng)網(wǎng)絡(luò)電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于非線性電路領(lǐng)域,特別一種具有脈沖效應(yīng)的時滯超混沌神經(jīng)網(wǎng)絡(luò)電路。
【背景技術(shù)】
[0002]神經(jīng)網(wǎng)絡(luò)是一種復雜的動態(tài)系統(tǒng),選擇合適的參數(shù),系統(tǒng)可以表現(xiàn)出混沌特性。神經(jīng)網(wǎng)絡(luò)電路屬于非線性電路的一個重要組成部分,混沌神經(jīng)網(wǎng)絡(luò)電路由于具有較強的隱蔽性,所以可以在保密通信,圖像處理等方面有著巨大的使用價值?,F(xiàn)有階段的神經(jīng)網(wǎng)絡(luò)電路考慮的是正常工作狀態(tài),而實際電路中,大多具有很多的干擾。因此,具有脈沖效應(yīng)的超混沌神經(jīng)網(wǎng)絡(luò)可以更好的反映實際電路中的脈沖干擾,在保密通信中具有更好的適應(yīng)性。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的是提出了一種具有脈沖效應(yīng)的時滯超混沌神經(jīng)網(wǎng)絡(luò)電路,其特征在于,該神經(jīng)網(wǎng)絡(luò)電路包括整合電路、時滯模塊、激勵模塊和加法電路組成,能夠產(chǎn)生在脈沖信號干擾下的混沌信號;其中,整合電路由運算放大器Ul運算放大器、U2運算放大器、U5運算放大器、U6運算放大器、U3運算放大器和U9運算放大器構(gòu)成;時滯模塊包括第一時滯模塊HBl和第二時滯模塊HB5 ;激勵模塊包括第一激勵模塊HB2、第二激勵模塊HB3、第三激勵模塊HB4和第四激勵模塊HB6 ;加法電路包括第一加法電路HB119和第二加法電路HB120 ;
[0004]所述該神經(jīng)網(wǎng)絡(luò)電路具體組成是U3運算放大器輸出端X2與脈沖信號電壓Vl接入第二加法電路HB120的兩個輸入端,第二加法電路HB120輸出端分別接入第一激勵模塊HB2、第一時滯模塊HBl的輸入端和R17電阻的一端相連;第一激勵模塊HB2輸出端與R3電阻的一端相連,R3電阻的另一端接入Ul運算放大器的反相輸入端,Ul運算放大器的反相輸入端和輸出端之間接入R4電阻;U1運算放大器的同相輸入端接地,Ul運算放大器的輸出端與R5電阻一端相接,R5電阻另一端分別與U9運算放大器的反相輸入端、電容Cl的一端、Rl電阻的一端、R8電阻的一端相接;C1電容的另一端與U9運算放大器輸出端連接;U9運算放大器輸出端Xl與脈沖信號電壓Vl接入第一加法電路HB119的兩個輸入端,U9運算放大器的同相輸入端接地;R8電阻另一端與U2運算放大器的輸出端相接,U2運算放大器的反相輸入端和輸出端之間接入R7電阻,U2運算放大器的同相輸入端接地;R1電阻的另一端與第一加法電路HB119輸出端、第三激勵模塊HB4和第二時滯模塊HB5的輸入端連接;U2運算放大器的反相輸入端串聯(lián)R6電阻、第二激勵模塊HB3、第一時滯模塊HBI和第二加法電路HB120輸出端;第三激勵模塊HB4的輸出端連接R13電阻的一端,R13電阻的另一端連接R14電阻的一端和U5運算放大器的反相輸入端,U5運算放大器的反相輸入端和輸出端之間接入R14電阻,U5運算放大器的同相輸入端接地;U9運算放大器輸出端Xl與脈沖信號電壓Vl接入第一加法電路HB119的兩個輸入端,第一加法電路HB119輸出端接入第三激勵模塊HB4和第二時滯模塊HB5的輸入端,U5運算放大器的輸出端與電阻R15 —端相接,R15另一端與U3運算放大器的反相輸入端、R9電阻一端、C2電容一端和R18電阻一端相接;U3運算放大器反相輸入端和輸出端之間接入電容C2,U3運算放大器的同相輸入端接地;U3運算放大器輸出端X2與脈沖信號電壓Vl接入第二加法電路HB120的兩個輸入端,第二加法電路HB120輸出端與R9電阻另一端相接;第二時滯模塊HB5的輸出端與第四激勵模塊HB6輸入端連接,第四激勵模塊HB6輸出端與R16電阻一端相接,電阻R16另一端接入U6運算放大器的反相輸入端,U6運算放大器的反相輸入端和輸出端之間接入R17電阻,U6運算放大器的同相輸入端接地,U6運算放大器的輸出端與電阻R18 —端相接,R18另一端與U3運算放大器的反相輸入端相接。
[0005]所述時滯模塊特征是兩個時滯模塊結(jié)構(gòu)相同;其模塊的輸入端xt與R161電阻和R158電阻的一端相接,R161電阻的另一端接入U50運算放大器的同相輸入端,R158電阻的另一端接入U50運算放大器的反相輸入端,U50運算放大器的同相輸入端和地之間接入C34電容,U50運算放大器的反相輸入端和輸出端接入R2電阻,U50運算放大器的輸出端xt-1接入激勵模塊的輸入端。
[0006]所述激勵模塊特征是四個激勵模塊結(jié)構(gòu)相同:每個激勵模塊包括3個上線模塊和3個下線模塊;第一個上線模塊HB7輸入端的down端口接入直流電壓0V,up端口接入直流電壓3.14V,第一個下線模塊HB8輸入端的down端口接入直流電壓3.14V,up端口接入直流電壓6.28V,第二上線模塊HB9輸入端的down端口接入直流電壓6.28V,up端口接入直流電壓9.52V,第二下線模塊HBlO輸入端的down端口接入直流電壓_3.14V,up端口接入直流電壓0V,第三上線模塊HBll輸入端的down端口接入直流電壓_6.28V,up端口接入直流電壓-3.14V,第三下線模塊HB12輸入端的down端口接入直流電壓_9.52V,up端口接入直流電壓-6.28V ;每個激勵模塊輸入端接入所有上線模塊和下線模塊輸入端的input端口X,所有上線模塊和下線模塊輸出端的output端口分別與阻值相等的R20電阻、R19電阻、R23電阻、R22電阻、R25電阻和R55電阻的一端相接,這些電阻的另一端分別接入U7A運算放大器的反相輸入端,U7A運算放大器的同相輸入端接地,U7A運算放大器的反相輸入端和輸出端之間接入R21電阻,U7A運算放大器的輸出端接入所述激勵模塊的輸出端fx。
[0007]所述加法電路特征是:兩個加法電路結(jié)構(gòu)相同;加法電路的101輸入端與R809電阻一端相接,R809電阻的另一端與U461運算放大器的反相輸入端相接;加法電路的102輸入端與R810電阻一端相接,R810電阻的另一端與U461運算放大器的反相輸入端相接,U461運算放大器的同相輸入端接地,反相輸入端和輸出端之間接入R811電阻;U461運算放大器輸出端和R813電阻一端相接,R813電阻另一端接U462運算放大器的反相輸入端,U462運算放大器的同相輸入端接地,反相輸入端和輸出端之間接入R815電阻,U462運算放大器輸出端為加法電路的103輸出端。
[0008]所述整合電路所加的脈沖信號電壓是可調(diào)電壓。
[0009]所述上線模塊特征是:各個上線模塊的結(jié)構(gòu)相同,每個上線模塊的input端口接入U14A運算放大器的同相輸入端,上線模塊down端口接入U14A運算放大器的反相輸入端,U14A運算放大器的輸出端與R135電阻一端相接,R135電阻的另一端接入第一繼電器Kl的線圈正極,第一繼電器Kl的線圈負極接地;第一穩(wěn)壓二極管D7正極接地,負極接第一繼電器Kl的線圈正極,第一繼電器Kl電極的一端接入直流電壓-0.5V,另一端接入R138電阻一端,R138電阻另一端分別與U12A運算放大器的反相輸入端、R137電阻一端和R139電阻一端;R139電阻連接U12A運算放大器的反相輸入端和同相輸入端之間,U12A運算放大器的同相輸入端接地;上線模塊的input端口接入U15A運算放大器的反相輸入端,上線模塊的up端口接入U15A運算放大器的同相輸入端,U15A運算放大器的輸出端與R136電阻一端相接,R136電阻的另一端接入第二繼電器K2的線圈正極,其線圈負極接地,第八穩(wěn)壓二極管D8正極接地,負極接第一繼電器Kl的線圈正極,第一繼電器Kl電極的一端接入直流電壓-0.5V,電極的另一端接入R137電阻,R137另一端接入U12A運算放大器的反相輸入端;U12A運算放大器輸出端接入U13A運算放大器的同相輸入端;U13A運算放大器的反相輸入端接入直流電壓0.8V,U13A的輸出端與R140電阻一端相接,R140電阻另一端接入第三繼電器K3的線圈正極,線圈負極接地,第一穩(wěn)壓二極管Dl正極接地,負極接第三繼電器K3的線圈正極,第三繼電器K3的電極的一端接入U13A運算放大器的同向