1.一種移位寄存器單元,包含于一柵極驅(qū)動(dòng)電路中,該柵極驅(qū)動(dòng)電路與一起始信號(hào)輸入端連接,其特征在于,所述移位寄存器單元包括輸入端、復(fù)位端和柵極驅(qū)動(dòng)信號(hào)輸出端,所述移位寄存器單元還包括:
輸出模塊,分別與上拉節(jié)點(diǎn)、下拉節(jié)點(diǎn)、柵極驅(qū)動(dòng)信號(hào)輸出端、第一時(shí)鐘信號(hào)輸出端和低電平輸出端連接;
輸出控制模塊,分別與輸入端、復(fù)位端、上拉節(jié)點(diǎn)、下拉節(jié)點(diǎn)和第二時(shí)鐘信號(hào)輸出端連接;以及,
初始化模塊,與初始化控制信號(hào)輸出端連接,用于在每一顯示周期開(kāi)始時(shí),在所述起始信號(hào)輸入端輸入起始信號(hào)之前,控制所述初始化控制信號(hào)輸出端輸出初始化控制信號(hào),以使得所述上拉節(jié)點(diǎn)的電位為第一電平,以對(duì)所述上拉節(jié)點(diǎn)進(jìn)行放噪。
2.如權(quán)利要求1所述的移位寄存器單元,其特征在于,所述初始化模塊包括:初始化晶體管,柵極與所述初始化控制信號(hào)輸出端連接,第一極與所述上拉節(jié)點(diǎn)連接,第二極與第一電平輸出端連接。
3.如權(quán)利要求1所述的移位寄存器單元,其特征在于,所述輸出控制模塊包括:上拉節(jié)點(diǎn)控制子模塊,分別與輸入端、復(fù)位端、上拉節(jié)點(diǎn)和下拉節(jié)點(diǎn)連接,用于當(dāng)所述下拉節(jié)點(diǎn)的電位為第二電平時(shí)控制所述上拉節(jié)點(diǎn)和所述第一電平輸出端連接;以及,下拉節(jié)點(diǎn)控制子模塊,分別與所述上拉節(jié)點(diǎn)、所述下拉節(jié)點(diǎn)、第二時(shí)鐘信號(hào)輸出端和第一電平輸出端連接;
所述初始化模塊還與所述下拉節(jié)點(diǎn)連接,用于在每一顯示周期開(kāi)始時(shí),在所述起始信號(hào)輸入端輸入起始信號(hào)之前,控制所述初始化控制信號(hào)輸出端輸出初始化控制信號(hào),以使得所述下拉節(jié)點(diǎn)的電位為第二電平,從而通過(guò)所述下拉節(jié)點(diǎn)控制子模塊控制所述下拉節(jié)點(diǎn)的電位為第一電平。
4.如權(quán)利要求3所述的移位寄存器單元,其特征在于,所述初始化模塊包括:初始化晶體管,柵極與所述初始化控制信號(hào)輸出端連接,第一極與所述下拉節(jié)點(diǎn)連接,第二極與所述初始化控制信號(hào)輸出端連接。
5.如權(quán)利要求3所述的移位寄存器單元,其特征在于,所述下拉節(jié)點(diǎn)控制子模塊用于當(dāng)所述第二時(shí)鐘信號(hào)輸出端輸出第二電平時(shí)控制所述下拉節(jié)點(diǎn)與所述第二時(shí)鐘信號(hào)輸出端連接,當(dāng)所述上拉節(jié)點(diǎn)的電位為第二電平時(shí)控制所述下拉節(jié)點(diǎn)與所述第一電平輸出端連接。
6.如權(quán)利要求5所述的移位寄存器單元,其特征在于,所述下拉節(jié)點(diǎn)控制子模塊包括:
第一下拉節(jié)點(diǎn)控制晶體管,柵極和第一極都與所述第二時(shí)鐘信號(hào)輸出端連接,第二極與所述下拉節(jié)點(diǎn)連接;
第二下拉節(jié)點(diǎn)控制晶體管,柵極與所述上拉節(jié)點(diǎn)連接,第一極與所述下拉節(jié)點(diǎn)連接,第二極與所述第一電平輸出端連接;以及,
下拉電容,第一端與所述下拉節(jié)點(diǎn)連接,第二端與所述第一電平輸出端連接。
7.如權(quán)利要求5所述的移位寄存器單元,其特征在于,所述上拉節(jié)點(diǎn)控制子模塊還分別與第一電平輸出端和第二電平輸出端連接,用于在輸入階段在所述輸入端接入的輸入信號(hào)的控制下控制所述上拉節(jié)點(diǎn)與所述第二電平輸出端連接,在輸出階段控制自舉拉升所述上拉節(jié)點(diǎn)的電位,在復(fù)位階段在所述復(fù)位端接入的復(fù)位信號(hào)的控制下控制所述上拉節(jié)點(diǎn)與第一電平輸出端連接。
8.如權(quán)利要求7所述的移位寄存器單元,其特征在于,所述上拉節(jié)點(diǎn)控制子模塊包括:
輸入晶體管,柵極與輸入端連接,第一極與所述第二電平輸出端連接,第二極與所述上拉節(jié)點(diǎn)連接;
復(fù)位晶體管,柵極與復(fù)位端連接,第一極與所述上拉節(jié)點(diǎn)連接,第二極與所述第一電平輸出端連接;
存儲(chǔ)電容,第一端與所述上拉節(jié)點(diǎn)連接,第二端與所述柵極驅(qū)動(dòng)信號(hào)輸出端連接;以及,
上拉節(jié)點(diǎn)控制晶體管,柵極與所述下拉節(jié)點(diǎn)連接,第一極與所述上拉節(jié)點(diǎn)連接,第二極與所述第一電平輸出端連接。
9.如權(quán)利要求3至8中任一權(quán)利要求所述的移位寄存器單元,其特征在于,所述輸出模塊包括:上拉子模塊,分別與上拉節(jié)點(diǎn)、柵極驅(qū)動(dòng)信號(hào)輸出端和第一時(shí)鐘信號(hào)輸出端連接;以及,下拉子模塊,分別與下拉節(jié)點(diǎn)、柵極驅(qū)動(dòng)信號(hào)輸出端和低電平輸出端連接;
所述上拉子模塊包括:上拉晶體管,柵極與所述上拉節(jié)點(diǎn)連接,第一極與所述第一時(shí)鐘信號(hào)輸出端連接,第二極與所述柵極驅(qū)動(dòng)信號(hào)輸出端連接;
當(dāng)所述上拉晶體管為n型晶體管時(shí),所述第一電平為低電平,所述第二電平為高電平。
10.如權(quán)利要求9所述的移位寄存器單元,其特征在于,所述下拉子模塊包括:下拉晶體管,柵極與所述下拉節(jié)點(diǎn)連接,第一極與所述柵極驅(qū)動(dòng)信號(hào)輸出端連接,第二極與所述第一電平輸出端連接。
11.一種移位寄存器單元的驅(qū)動(dòng)方法,應(yīng)用于如權(quán)利要求1至10中任一權(quán)利要求所述的移位寄存器單元,其特征在于,所述移位寄存器單元的驅(qū)動(dòng)方法包括:
在每一顯示周期開(kāi)始時(shí),在起始信號(hào)輸入端輸入起始信號(hào)之前,初始化模塊控制初始化控制信號(hào)輸出端輸出初始化控制信號(hào),以使得上拉節(jié)點(diǎn)的電位為第一電平,以對(duì)所述上拉節(jié)點(diǎn)進(jìn)行放噪。
12.一種柵極驅(qū)動(dòng)電路,其特征在于,包括多個(gè)級(jí)聯(lián)的如權(quán)利要求1至10中任一權(quán)利要求所述的移位寄存器單元;
所述柵極驅(qū)動(dòng)電路包括的第一級(jí)移位寄存器單元的輸入端與起始信號(hào)輸入端連接;
除了第一級(jí)移位寄存器單元之外,每一級(jí)移位寄存器單元的輸入端都與相鄰上一級(jí)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端連接;
除了最后一級(jí)移位寄存器單元之外,每一級(jí)移位寄存器單元的復(fù)位端都與相鄰下一級(jí)移位寄存器單元的柵極驅(qū)動(dòng)信號(hào)輸出端連接。
13.一種顯示裝置,其特征在于,包括如權(quán)利要求12所述的柵極驅(qū)動(dòng)電路。