一種陣列基板、其制作方法及顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤指一種陣列基板、其制作方法及顯示裝置。
【背景技術(shù)】
[0002]平板顯示器分為諸如有機(jī)發(fā)光顯示器和等離子體顯示器的發(fā)射型平板顯示器以及像液晶顯示器一樣不發(fā)光的非發(fā)射型平板顯示器。
[0003]現(xiàn)有的平板顯示器通常是由用于顯示圖像的顯示面板、背光模組、印刷電路板(Printed circuit board,簡(jiǎn)稱PCB)等組成。PCB電路板上的電路包括時(shí)序控制電路(TimerControl Register,簡(jiǎn)稱TC0N)和系統(tǒng)電路(System on Chip,簡(jiǎn)稱S0C)。目前,顯示面板的輕薄化是研究熱點(diǎn),背光模組已經(jīng)可以做到與顯示面板全貼合,以降低厚度;而?08電路板一般需要通過(guò)膠帶粘接在顯示面板的背表面(即后表面)或其他位置上,占用了一定的模組空間。此外,面板廠商需要購(gòu)買PCB電路板來(lái)進(jìn)行模組的組裝,進(jìn)一步降低了產(chǎn)品的利潤(rùn)。
【發(fā)明內(nèi)容】
[0004]有鑒于此,本發(fā)明實(shí)施例提供一種陣列基板、其制作方法及顯示裝置,可以省去印刷電路板部分,達(dá)到顯示、電路驅(qū)動(dòng)一體化,節(jié)省制作時(shí)間和費(fèi)用,降低面板的厚度,做到模組的輕薄化。
[0005]因此,本發(fā)明實(shí)施例提供了一種陣列基板,所述陣列基板具有顯示區(qū)域和與顯示區(qū)域相鄰的驅(qū)動(dòng)電路區(qū)域;其中,
[0006]所述顯示區(qū)域和所述驅(qū)動(dòng)電路區(qū)域具有同一襯底基板;
[0007]所述驅(qū)動(dòng)電路區(qū)域包括時(shí)序控制電路和/或系統(tǒng)電路;所述時(shí)序控制電路,用于實(shí)現(xiàn)對(duì)所述陣列基板的時(shí)序控制;所述系統(tǒng)電路,用于實(shí)現(xiàn)對(duì)所述陣列基板的驅(qū)動(dòng)控制。
[0008]在一種可能的實(shí)現(xiàn)方式中,在本發(fā)明實(shí)施例提供的上述陣列基板中,所述陣列基板包括位于所述顯示區(qū)域且依次設(shè)置在所述襯底基板上的薄膜晶體管、鈍化層、樹脂層和公共電極線;
[0009]所述陣列基板還包括位于所述驅(qū)動(dòng)電路區(qū)域且依次設(shè)置在所述襯底基板上的第一金屬走線、第一絕緣層和第二金屬走線,以及與所述第二金屬走線電連接的所述時(shí)序控制電路中的時(shí)序控制芯片或所述系統(tǒng)電路中的系統(tǒng)芯片;
[0010]所述第一金屬走線、第二金屬走線與時(shí)序控制芯片構(gòu)成所述時(shí)序控制電路;或,所述第一金屬走線、第二金屬走線與系統(tǒng)芯片構(gòu)成所述系統(tǒng)電路;
[0011]所述第一金屬走線和第二金屬走線用于將所述時(shí)序控制芯片或系統(tǒng)芯片提供的信號(hào)傳輸?shù)斤@示區(qū)域。
[0012]在一種可能的實(shí)現(xiàn)方式中,在本發(fā)明實(shí)施例提供的上述陣列基板中,位于所述驅(qū)動(dòng)電路區(qū)域的第一金屬走線為雙層結(jié)構(gòu);其中,
[0013]位于所述顯示區(qū)域的薄膜晶體管中的柵極與位于所述驅(qū)動(dòng)電路區(qū)域的第一金屬走線的第一層結(jié)構(gòu)同層同材質(zhì);
[0014]位于所述顯示區(qū)域的薄膜晶體管中的源漏極與位于所述驅(qū)動(dòng)電路區(qū)域的第一金屬走線的第二層結(jié)構(gòu)同材質(zhì)。
[0015]在一種可能的實(shí)現(xiàn)方式中,在本發(fā)明實(shí)施例提供的上述陣列基板中,位于所述驅(qū)動(dòng)電路區(qū)域的第一絕緣層為雙層結(jié)構(gòu);其中,
[0016]位于所述顯示區(qū)域的鈍化層與位于所述驅(qū)動(dòng)電路區(qū)域的第一絕緣層的第一層結(jié)構(gòu)同層同材質(zhì);
[0017]位于所述顯示區(qū)域的樹脂層與位于所述驅(qū)動(dòng)電路區(qū)域的第一絕緣層的第二層結(jié)構(gòu)同層同材質(zhì)。
[0018]在一種可能的實(shí)現(xiàn)方式中,在本發(fā)明實(shí)施例提供的上述陣列基板中,位于所述驅(qū)動(dòng)電路區(qū)域的第二金屬走線為雙層結(jié)構(gòu);其中,
[0019]位于所述顯示區(qū)域的公共電極線與位于所述驅(qū)動(dòng)電路區(qū)域的第二金屬走線的第一層結(jié)構(gòu)同材質(zhì);
[0020]位于所述驅(qū)動(dòng)電路區(qū)域的第二金屬走線的第二層結(jié)構(gòu)位于所述第二金屬走線的第一層結(jié)構(gòu)之上。
[0021]在一種可能的實(shí)現(xiàn)方式中,在本發(fā)明實(shí)施例提供的上述陣列基板中,所述陣列基板還包括位于所述驅(qū)動(dòng)電路區(qū)域且設(shè)置在第二金屬走線上方的具有過(guò)孔的第二絕緣層;所述時(shí)序控制芯片或系統(tǒng)芯片通過(guò)所述第二絕緣層的過(guò)孔與所述第二金屬走線電連接。
[0022]本發(fā)明實(shí)施例還提供了一種本發(fā)明實(shí)施例提供的上述陣列基板的制作方法,包括:
[0023]提供一襯底基板;
[0024]在所述襯底基板上制作顯示區(qū)域和驅(qū)動(dòng)電路區(qū)域;所述驅(qū)動(dòng)電路區(qū)域包括時(shí)序控制電路和/或系統(tǒng)電路;所述時(shí)序控制電路,用于實(shí)現(xiàn)對(duì)所述陣列基板的時(shí)序控制;所述系統(tǒng)電路,用于實(shí)現(xiàn)對(duì)所述陣列基板的驅(qū)動(dòng)控制。
[0025]在一種可能的實(shí)現(xiàn)方式中,本發(fā)明實(shí)施例提供的上述陣列基板的制作方法中,在所述襯底基板上制作顯示區(qū)域和驅(qū)動(dòng)電路區(qū)域,具體包括:
[0026]在所述襯底基板上形成包括位于所述顯示區(qū)域的薄膜晶體管、鈍化層、樹脂層和公共電極線的圖形,以及位于所述驅(qū)動(dòng)電路區(qū)域的第一金屬走線、第一絕緣層和第二金屬走線的圖形;所述第一金屬走線和第二金屬走線用于將所述時(shí)序控制電路中的時(shí)序控制芯片或所述系統(tǒng)電路中的系統(tǒng)芯片提供的信號(hào)傳輸?shù)斤@示區(qū)域。
[0027]在一種可能的實(shí)現(xiàn)方式中,本發(fā)明實(shí)施例提供的上述陣列基板的制作方法中,在所述襯底基板上形成包括位于所述顯示區(qū)域的薄膜晶體管和位于驅(qū)動(dòng)電路區(qū)域的第一金屬走線的圖形,具體包括:
[0028]通過(guò)同一構(gòu)圖工藝在所述襯底基板上形成包括位于所述顯示區(qū)域的薄膜晶體管中的柵極和位于所述驅(qū)動(dòng)電路區(qū)域的第一金屬走線的第一層結(jié)構(gòu)的圖形;
[0029]通過(guò)同一構(gòu)圖工藝在所述襯底基板上形成包括位于所述顯示區(qū)域的薄膜晶體管中的源漏極和位于所述驅(qū)動(dòng)電路區(qū)域的第一金屬走線的第二層結(jié)構(gòu)的圖形。
[0030]在一種可能的實(shí)現(xiàn)方式中,本發(fā)明實(shí)施例提供的上述陣列基板的制作方法中,在所述襯底基板上形成包括位于所述顯示區(qū)域的鈍化層、樹脂層和位于所述驅(qū)動(dòng)電路區(qū)域的第一絕緣層的圖形,具體包括:
[0031]通過(guò)同一構(gòu)圖工藝在所述襯底基板上形成包括位于所述顯示區(qū)域的鈍化層和位于所述驅(qū)動(dòng)電路區(qū)域的第一絕緣層的第一層結(jié)構(gòu)的圖形;
[0032]通過(guò)同一構(gòu)圖工藝在所述襯底基板上形成包括位于所述顯示區(qū)域的樹脂層和位于所述驅(qū)動(dòng)電路區(qū)域的第一絕緣層的第二層結(jié)構(gòu)的圖形。
[0033]在一種可能的實(shí)現(xiàn)方式中,本發(fā)明實(shí)施例提供的上述陣列基板的制作方法中,在所述襯底基板上形成包括位于所述顯示區(qū)域的公共電極線和位于所述驅(qū)動(dòng)電路區(qū)域的第二金屬走線的圖形,具體包括:
[0034]通過(guò)同一構(gòu)圖工藝在所述襯底基板上形成包括位于所述顯示區(qū)域的公共電極線和位于所述驅(qū)動(dòng)電路區(qū)域的第二金屬走線的第一層結(jié)構(gòu)的圖形;
[0035]通過(guò)構(gòu)圖工藝在位于所述驅(qū)動(dòng)電路區(qū)域的第二金屬走線的第一層結(jié)構(gòu)上形成位于所述驅(qū)動(dòng)電路區(qū)域的第二金屬走線的第二層結(jié)構(gòu)的圖形。
[0036]在一種可能的實(shí)現(xiàn)方式中,本發(fā)明實(shí)施例提供的上述陣列基板的制作方法中,在所述襯底基板上形成位于所述驅(qū)動(dòng)電路區(qū)域的第二金屬走線的圖形之后,還包括:
[0037]通過(guò)構(gòu)圖工藝在位于所述驅(qū)動(dòng)電路區(qū)域的第二金屬走線上形成具有過(guò)孔的第二絕緣層的圖形;所述時(shí)序控制芯片或系統(tǒng)芯片通過(guò)所述第二絕緣層的過(guò)孔與所述第二金屬走線電連接。
[0038]本發(fā)明實(shí)施例還提供了一種顯示裝置,包括本發(fā)明實(shí)施例提供的上述陣列基板。
[0039]本發(fā)明實(shí)施例的有益效果包括:
[0040]