本發(fā)明實(shí)施例提供的一種陣列基板、其制作方法及顯示裝置,陣列基板具有顯示區(qū)域和與顯示區(qū)域相鄰的驅(qū)動(dòng)電路區(qū)域;其中,顯示區(qū)域和驅(qū)動(dòng)電路區(qū)域具有同一襯底基板;驅(qū)動(dòng)電路區(qū)域包括時(shí)序控制電路和/或系統(tǒng)電路;時(shí)序控制電路,用于實(shí)現(xiàn)對(duì)陣列基板的時(shí)序控制;系統(tǒng)電路,用于實(shí)現(xiàn)對(duì)陣列基板的驅(qū)動(dòng)控制。由于本發(fā)明實(shí)施例提供的上述陣列基板中的顯示區(qū)域和驅(qū)動(dòng)電路區(qū)域形成在同一襯底基板上,可以省去印刷電路板部分,達(dá)到顯示、電路驅(qū)動(dòng)一體化,節(jié)省制作時(shí)間和費(fèi)用,降低面板的厚度,做到模組的輕薄化,可以用于透明顯示、超薄顯示。
【附圖說明】
[0041]圖1為本發(fā)明實(shí)施例提供的陣列基板的結(jié)構(gòu)示意圖;
[0042]圖2為本發(fā)明實(shí)施例提供的陣列基板的制作方法流程圖;
[0043]圖3a至圖3i分別為本發(fā)明實(shí)施例提供的陣列基板的制作方法在各步驟執(zhí)行后的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0044]下面結(jié)合附圖,對(duì)本發(fā)明實(shí)施例提供的陣列基板、其制作方法及顯示裝置的【具體實(shí)施方式】進(jìn)行詳細(xì)地說明。
[0045]其中,附圖中各膜層的厚度和形狀不反映陣列基板的真實(shí)比例,目的只是示意說明本
【發(fā)明內(nèi)容】
。
[0046]本發(fā)明實(shí)施例提供了一種陣列基板,如圖1所示,陣列基板具有顯示區(qū)域A和與顯示區(qū)域A相鄰的驅(qū)動(dòng)電路區(qū)域B ;其中,
[0047]顯示區(qū)域A和驅(qū)動(dòng)電路區(qū)域B具有同一襯底基板I ;驅(qū)動(dòng)電路區(qū)域B包括時(shí)序控制電路和/或系統(tǒng)電路;時(shí)序控制電路,用于實(shí)現(xiàn)對(duì)陣列基板的時(shí)序控制;系統(tǒng)電路,用于實(shí)現(xiàn)對(duì)陣列基板的驅(qū)動(dòng)控制。
[0048]需要說明的是,現(xiàn)有的印刷電路板PCB上的電路包括時(shí)序控制電路TCON和系統(tǒng)電路S0C,而在本發(fā)明實(shí)施例提供的上述陣列基板中,由于顯示區(qū)域和驅(qū)動(dòng)電路區(qū)域形成在同一襯底基板上,又由于在襯底基板上的驅(qū)動(dòng)電路區(qū)域包括時(shí)序控制電路和/或系統(tǒng)電路,可以認(rèn)為驅(qū)動(dòng)電路區(qū)域代替了現(xiàn)有技術(shù)的PCB部分,進(jìn)而可以省去PCB部分,達(dá)到顯示、電路驅(qū)動(dòng)一體化,節(jié)省制作時(shí)間和費(fèi)用,降低面板的厚度,做到模組的輕薄化,可以用于透明顯示、超薄顯示。
[0049]具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述陣列基板中,如圖1所示,陣列基板可以包括位于顯示區(qū)域A且依次設(shè)置在襯底基板I上的薄膜晶體管、鈍化層4、樹脂層5和公共電極線6 ;陣列基板還可以包括位于驅(qū)動(dòng)電路區(qū)域B且依次設(shè)置在襯底基板I上的第一金屬走線7、第一絕緣層8和第二金屬走線9,以及與第二金屬走線9電連接的時(shí)序控制芯片或系統(tǒng)芯片;第一金屬走線、第二金屬走線與時(shí)序控制芯片可以構(gòu)成時(shí)序控制電路;或,第一金屬走線、第二金屬走線與系統(tǒng)芯片可以構(gòu)成系統(tǒng)電路。這樣將位于顯示區(qū)域A的各膜層和位于驅(qū)動(dòng)電路區(qū)域B的各膜層制作在同一襯底基板I上,集成度高,可以達(dá)到模組的輕薄化。這里的第一金屬走線7和第二金屬走線9具體用于連接驅(qū)動(dòng)電路區(qū)域所必需的時(shí)序控制芯片或系統(tǒng)芯片,形成時(shí)序控制電路或系統(tǒng)電路,將時(shí)序控制芯片或系統(tǒng)芯片提供的信號(hào)傳輸?shù)斤@示區(qū)域,其中第二金屬走線9的表面可以作為焊盤區(qū),用于焊接元器件引腳的金屬孔。
[0050]在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述陣列基板中,如圖1所示,位于驅(qū)動(dòng)電路區(qū)域B的第一金屬走線7可以設(shè)置為雙層結(jié)構(gòu);其中,位于顯示區(qū)域A的薄膜晶體管中的柵極2與位于驅(qū)動(dòng)電路區(qū)域B的第一金屬走線7的第一層結(jié)構(gòu)71可以同層同材質(zhì);以及位于顯示區(qū)域A的薄膜晶體管中的源漏極3與位于驅(qū)動(dòng)電路區(qū)域B的第一金屬走線7的第二層結(jié)構(gòu)72可以同材質(zhì),這種雙層金屬走線的設(shè)計(jì)一方面可以通過增加金屬膜厚來降低驅(qū)動(dòng)電路區(qū)域的金屬走線的電阻(相對(duì)于顯示區(qū)域來說,驅(qū)動(dòng)電路區(qū)域的電阻要求更低),提高工藝精度和集成度,一方面可以利用第一金屬走線的第二層結(jié)構(gòu)對(duì)第一層結(jié)構(gòu)進(jìn)行保護(hù),防止第二層結(jié)構(gòu)刻蝕過程中對(duì)第一層結(jié)構(gòu)造成破壞;并且,在制備陣列基板時(shí)不需要增加額外的制備工序,只需要通過同一構(gòu)圖工藝即可形成柵極和第一金屬走線的第一層結(jié)構(gòu)的圖形,以及只需要通過同一構(gòu)圖工藝即可形成源漏極和第一金屬走線的第二層結(jié)構(gòu)的圖形,能夠節(jié)省制備成本,提升產(chǎn)品附加值。
[0051]在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述陣列基板中,如圖1所示,位于驅(qū)動(dòng)電路區(qū)域B的第一絕緣層8可以設(shè)置為雙層結(jié)構(gòu);其中,位于顯示區(qū)域A的鈍化層4與位于驅(qū)動(dòng)電路區(qū)域B的第一絕緣層8的第一層結(jié)構(gòu)81可以同層同材質(zhì);位于顯示區(qū)域A的樹脂層5與位于驅(qū)動(dòng)電路區(qū)域B的第一絕緣層8的第二層結(jié)構(gòu)82可以同層同材質(zhì),這種雙層絕緣層的設(shè)計(jì)可以通過增加絕緣層的膜厚來防止信號(hào)干擾;并且,在制備陣列基板時(shí)不需要增加額外的制備工序,只需要通過同一構(gòu)圖工藝即可形成鈍化層和第一絕緣層的第一層結(jié)構(gòu)的圖形,以及只需要通過同一構(gòu)圖工藝即可形成樹脂層和第一絕緣層的第二層結(jié)構(gòu)的圖形,能夠節(jié)省制備成本,提升產(chǎn)品附加值。
[0052]在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述陣列基板中,如圖1所示,位于驅(qū)動(dòng)電路區(qū)域B的第二金屬走線9可以設(shè)置為雙層結(jié)構(gòu);其中,位于顯示區(qū)域A的公共電極線6與位于驅(qū)動(dòng)電路區(qū)域B的第二金屬走線9的第一層結(jié)構(gòu)91可以同材質(zhì),而位于驅(qū)動(dòng)電路區(qū)域B的第二金屬走線9的第二層結(jié)構(gòu)92位于第二金屬走線9的第一層結(jié)構(gòu)91之上,可以單獨(dú)制作而成,這種雙層金屬走線的設(shè)計(jì)一方面可以通過增加金屬膜厚來降低驅(qū)動(dòng)電路區(qū)域的金屬走線的電阻(相對(duì)于顯示區(qū)域來說,驅(qū)動(dòng)電路區(qū)域的電阻要求更低),提高工藝精度和集成度,一方面可以利用第二金屬走線的第二層結(jié)構(gòu)對(duì)第一層結(jié)構(gòu)進(jìn)行保護(hù),防止第二層結(jié)構(gòu)刻蝕過程中對(duì)第一層結(jié)構(gòu)造成破壞;并且,只需要通過同一構(gòu)圖工藝即可形成公共電極線和第二金屬走線的第一層結(jié)構(gòu)的圖形,并且,能夠簡(jiǎn)化工藝,節(jié)省制備成本,提升產(chǎn)品附加值。
[0053]在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述陣列基板中,如圖1所示,陣列基板還可以包括位于驅(qū)動(dòng)電路區(qū)域B且設(shè)置在第二金屬走線9上方的具有過孔的第二絕緣層10,該第二絕緣層的過孔可以作為焊盤圖案化區(qū),用于后續(xù)芯片的焊接,即時(shí)序控制芯片或系統(tǒng)芯片可以通過第二絕緣層10的過孔與第二金屬走線9電連接。
[0054]在具體實(shí)施時(shí),本發(fā)明實(shí)施例提供的陣列基板中在襯底基板上還一般形成有柵極絕緣層、有源層、公共電極、像素電極等結(jié)構(gòu),這些具體結(jié)構(gòu)可以有多種實(shí)現(xiàn)方式,在此不做限定。
[0055]基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種本發(fā)明實(shí)施例提供的上述陣列基板的制作方法,由于該方法解決問題的原理與前述一種陣列基板相似,因此該方法的實(shí)施可以參見陣列基板的實(shí)施,重復(fù)之處不再贅述。
[0056]在具體實(shí)施時(shí),本發(fā)明實(shí)施例提供的陣列基板的制作方法中,包括:
[0057]提供一襯底基板;
[0058]在上述襯底基板上制作顯示區(qū)域和驅(qū)動(dòng)電路區(qū)域;所述驅(qū)動(dòng)電路區(qū)域包括時(shí)序控制電路和/或系統(tǒng)電路;所述時(shí)序控制電路,用于實(shí)現(xiàn)對(duì)所述陣列基板的時(shí)序控制;所述系統(tǒng)電路,用于實(shí)現(xiàn)對(duì)所述陣列基板的驅(qū)動(dòng)控制。
[0059]在本發(fā)明實(shí)施例提供的上述陣列基板的制作方法中,由于顯示區(qū)域和驅(qū)動(dòng)電路區(qū)域同時(shí)制作在同一襯底基板上,可以省去印刷電路板部分,達(dá)到顯示、電路驅(qū)動(dòng)一體化,節(jié)省制作時(shí)間和費(fèi)用,降低面板的厚度,做到模組的輕薄化,可以用于透明顯示、超薄顯示。
[0060]在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述陣列基板的制作方法中,上述步驟在襯底基板上制作顯示區(qū)域和驅(qū)動(dòng)電路區(qū)域,