国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      移位寄存器單元、移位寄存器和顯示裝置的制造方法

      文檔序號(hào):10140663閱讀:678來(lái)源:國(guó)知局
      移位寄存器單元、移位寄存器和顯示裝置的制造方法
      【技術(shù)領(lǐng)域】
      [0001]本實(shí)用新型涉及顯示技術(shù)領(lǐng)域,尤其涉及一種移位寄存器單元、移位寄存器和顯示裝置。
      【背景技術(shù)】
      [0002]顯示裝置在進(jìn)行顯示時(shí),需要利用移位寄存器實(shí)現(xiàn)對(duì)像素單元的掃描,移位寄存器包括多個(gè)移位寄存器單元,每個(gè)移位寄存器單元對(duì)應(yīng)一行像素單元,為像素單元提供柵極驅(qū)動(dòng)信號(hào),從而由多個(gè)移位寄存器單元實(shí)現(xiàn)對(duì)顯示裝置的像素單元的逐行掃描驅(qū)動(dòng),以顯示圖像。
      [0003]但是,移位寄存器單元中的輸入模塊包括晶體管,晶體管存在閾值電壓,而在制作過(guò)程中制得的各個(gè)移位寄存器單元中輸入模塊的晶體管的閾值電壓往往不同,閾值電壓向正向漂移的晶體管在觸發(fā)信號(hào)的作用下容易出現(xiàn)開(kāi)啟不充分的現(xiàn)象,閾值電壓的影響使得各個(gè)移位寄存器單元中后續(xù)電路的晶體管充分開(kāi)啟的時(shí)長(zhǎng)不同,因此各個(gè)移位寄存器單元輸出的柵極驅(qū)動(dòng)信號(hào)的上升沿或下降沿持續(xù)的時(shí)長(zhǎng)不同,導(dǎo)致顯示裝置顯示不均勻,閾值電壓向正向漂移特別嚴(yán)重的情況下,后續(xù)電路的晶體管甚至無(wú)法開(kāi)啟,從而降低了顯示裝置的顯示效果。
      【實(shí)用新型內(nèi)容】
      [0004]本實(shí)用新型的目的在于提供一種移位寄存器單元、移位寄存器和顯示裝置,用于保證顯示裝置顯示均勻,提高顯示裝置的顯示效果。
      [0005]為了實(shí)現(xiàn)上述目的,本實(shí)用新型提供如下技術(shù)方案:
      [0006]第一方面,本實(shí)用新型提供一種移位寄存器單元,包括輸入模塊、下拉控制模塊、上拉控制模塊、上拉模塊和下拉模塊;
      [0007]其中,所述輸入模塊與第一觸發(fā)信號(hào)端、第一時(shí)鐘信號(hào)端、低電平端和上拉控制節(jié)點(diǎn)連接,所述輸入模塊用于利用自舉效應(yīng),將所述第一觸發(fā)信號(hào)端的信號(hào)無(wú)閾值電壓損耗地傳輸至所述上拉控制節(jié)點(diǎn),所述上拉控制節(jié)點(diǎn)為所述輸入模塊、所述上拉控制模塊、所述下拉控制模塊和所述上拉模塊的連接點(diǎn);
      [0008]所述下拉控制模塊與所述第一時(shí)鐘信號(hào)端、所述上拉控制節(jié)點(diǎn)、下拉控制節(jié)點(diǎn)和所述低電平端連接,所述下拉控制模塊用于根據(jù)所述第一時(shí)鐘信號(hào)端的信號(hào)和所述上拉控制節(jié)點(diǎn)的信號(hào),控制所述下拉控制節(jié)點(diǎn)的信號(hào)為高電平信號(hào)或低電平信號(hào),所述下拉控制節(jié)點(diǎn)為所述下拉控制模塊、所述上拉控制模塊和所述下拉模塊的連接點(diǎn);
      [0009]所述上拉控制模塊與第二觸發(fā)信號(hào)端、所述低電平端、所述上拉控制節(jié)點(diǎn)、所述下拉控制節(jié)點(diǎn)、所述下拉模塊和所述移位寄存器單元的輸出端連接,所述上拉控制模塊用于根據(jù)所述第二觸發(fā)信號(hào)端的信號(hào)和自舉效應(yīng),控制所述上拉控制節(jié)點(diǎn)的信號(hào)為高電平信號(hào)或低電平信號(hào);
      [0010]所述上拉模塊與所述第一時(shí)鐘信號(hào)端、所述上拉控制節(jié)點(diǎn)和所述移位寄存器單元的輸出端連接,所述上拉模塊用于在所述上拉控制節(jié)點(diǎn)的信號(hào)和所述第一時(shí)鐘信號(hào)端的信號(hào)的控制下,將所述移位寄存器單元的輸出端的信號(hào)上拉為高電平信號(hào);
      [0011]所述下拉模塊與所述第二觸發(fā)信號(hào)端、所述低電平端、第二時(shí)鐘信號(hào)端、所述下拉控制節(jié)點(diǎn)和所述移位寄存器單元的輸出端連接,所述下拉模塊用于在所述下拉控制節(jié)點(diǎn)的信號(hào)、所述第二觸發(fā)信號(hào)端的信號(hào)和所述第二時(shí)鐘信號(hào)端的信號(hào)的控制下,將所述移位寄存器單元的輸出端的信號(hào)下拉為低電平信號(hào)。
      [0012]第二方面,本實(shí)用新型提供一種移位寄存器,包括多級(jí)上述技術(shù)方案中所述的移位寄存器單元。
      [0013]第三方面,本實(shí)用新型提供一種顯示裝置,包括上述技術(shù)方案中所述的移位寄存器。
      [0014]本實(shí)用新型提供的移位寄存器單元、移位寄存器和顯示裝置,移位寄存器單元包括輸入模塊、下拉控制模塊、上拉控制模塊、上拉模塊和下拉模塊,與現(xiàn)有技術(shù)中后續(xù)電路受到輸入模塊的閾值電壓影響的移位寄存器單元相比,本實(shí)用新型中的移位寄存器單元中的輸入模塊能夠利用自舉效應(yīng),將輸入模塊的輸入端的電壓大幅度提高,使得輸入模塊的輸入端的電壓遠(yuǎn)遠(yuǎn)大于輸入模塊中的晶體管的閾值電壓,從而輸入模塊能夠?qū)⒌谝挥|發(fā)信號(hào)端的信號(hào)無(wú)閾值電壓損耗地傳輸至上拉控制節(jié)點(diǎn),移位寄存器單元中的后續(xù)電路不受輸入模塊中晶體管的閾值電壓的影響,保證各個(gè)移位寄存器單元中后續(xù)電路中的晶體管能夠迅速地充分開(kāi)啟,使得各個(gè)移位寄存器單元輸出的柵極驅(qū)動(dòng)信號(hào)的上升沿或下降沿持續(xù)的時(shí)長(zhǎng)基本相同,從而保證顯示裝置顯示均勻,且后續(xù)電路能夠正常傳遞信號(hào),提高顯示裝置的顯示效果。
      【附圖說(shuō)明】
      [0015]此處所說(shuō)明的附圖用來(lái)提供對(duì)本實(shí)用新型的進(jìn)一步理解,構(gòu)成本實(shí)用新型的一部分,本實(shí)用新型的示意性實(shí)施例及其說(shuō)明用于解釋本實(shí)用新型,并不構(gòu)成對(duì)本實(shí)用新型的不當(dāng)限定。在附圖中:
      [0016]圖1為本實(shí)用新型實(shí)施例一中的移位寄存器單元的結(jié)構(gòu)示意圖;
      [0017]圖2為與圖1和圖4對(duì)應(yīng)的信號(hào)時(shí)序圖;
      [0018]圖3為本實(shí)用新型實(shí)施例一中在不同的閾值電壓下的上拉控制節(jié)點(diǎn)的信號(hào)時(shí)序圖;
      [0019]圖4為本實(shí)用新型實(shí)施例二中的移位寄存器單元的結(jié)構(gòu)示意圖。
      【具體實(shí)施方式】
      [0020]為了進(jìn)一步說(shuō)明本實(shí)用新型實(shí)施例提供的移位寄存器單元、移位寄存器和顯示裝置,下面結(jié)合說(shuō)明書(shū)附圖進(jìn)行詳細(xì)描述。
      [0021]實(shí)施例一
      [0022]請(qǐng)參閱圖1,本實(shí)用新型實(shí)施例提供的移位寄存器單元包括輸入模塊P1、下拉控制模塊P2、上拉控制模塊P3、上拉模塊P4和下拉模塊P5。其中,輸入模塊P1與第一觸發(fā)信號(hào)端STU、第一時(shí)鐘信號(hào)端CLK1、低電平端VGL和上拉控制節(jié)點(diǎn)Q連接,輸入模塊P1用于利用自舉效應(yīng),將第一觸發(fā)信號(hào)端STU的信號(hào)無(wú)閾值電壓Vth損耗地傳輸至上拉控制節(jié)點(diǎn)Q,設(shè)輸入模塊中的晶體管的柵極開(kāi)啟信號(hào)和第一極開(kāi)啟信號(hào)的電壓均為VI (高電平信號(hào)),輸入模塊中的晶體管的柵極關(guān)閉信號(hào)和第一極關(guān)閉信號(hào)的電壓均為V2(低電平信號(hào)),傳輸至上拉控制節(jié)點(diǎn)的信號(hào)的電壓為Vl-Vth,在現(xiàn)有技術(shù)中,當(dāng)輸入模塊中的晶體管的閾值電壓變化時(shí),傳輸至上拉控制節(jié)點(diǎn)的信號(hào)是波動(dòng)的,而在本實(shí)用新型實(shí)施例中的移位寄存器單元中,輸入模塊P1利用自身的自舉效應(yīng),將輸入模塊P1的輸入端的電壓抬升為2V1-V2左右(該電壓值為理論值,受到其他因素的影響,該電壓值可能會(huì)上下浮動(dòng),但不影響本實(shí)用新型中移位寄存器單元的電路效果),輸入模塊P1的輸入端的電壓2V1-V2遠(yuǎn)遠(yuǎn)大于Vl+Vth,從而使得移位寄存器電路的后續(xù)電路不再受到輸入模塊P1中的晶體管的閾值電壓Vth的影響,上拉控制節(jié)點(diǎn)的高電平信號(hào)的電壓為VI ;上拉控制節(jié)點(diǎn)Q為輸入模塊P1、上拉控制模塊P3、下拉控制模塊P2和上拉模塊P4的連接點(diǎn)。
      [0023]下拉控制模塊P2與第一時(shí)鐘信號(hào)端CLK1、上拉控制節(jié)點(diǎn)Q、下拉控制節(jié)點(diǎn)QB和低電平端VGL連接,下拉控制模塊P2用于根據(jù)第一時(shí)鐘信號(hào)端CLK1的信號(hào)和上拉控制節(jié)點(diǎn)Q的信號(hào),控制下拉控制節(jié)點(diǎn)QB的信號(hào)為高電平信號(hào)或低電平信號(hào),下拉控制節(jié)點(diǎn)QB為下拉控制模塊P2、上拉控制模塊P3和下拉模塊P5的連接點(diǎn)。
      [0024]上拉控制模塊P3與第二觸發(fā)信號(hào)端STD、低電平端VGL、上拉控制節(jié)點(diǎn)Q、下拉控制節(jié)點(diǎn)QB、下拉模塊P5和移位寄存器單元的輸出端Output連接,上拉控制模塊P3用于根據(jù)第二觸發(fā)信號(hào)端STD的信號(hào)和自舉效應(yīng),控制上拉控制節(jié)點(diǎn)Q的信號(hào)為高電平信號(hào)或低電平信號(hào)。
      [0025]上拉模塊P4與第一時(shí)鐘信號(hào)端CLK1、上拉控制節(jié)點(diǎn)Q和移位寄存器單元的輸出端Output連接,上拉模塊P4用于在上拉控制節(jié)點(diǎn)Q的信號(hào)和第一時(shí)鐘信號(hào)端CLK1的信號(hào)的控制下,將移位寄存器單元的輸出端Output的信號(hào)上拉為高電平信號(hào)。
      [0026]下拉模塊P5與第二觸發(fā)信號(hào)端STD、低電平端VGL、第二時(shí)鐘信號(hào)端CLK2、下拉控制節(jié)點(diǎn)QB和移位寄存器單元的輸出端Output連接,下拉模塊P5用于在下拉控制節(jié)點(diǎn)QB的信號(hào)、第二觸發(fā)信號(hào)端STD的信號(hào)和第二時(shí)鐘信號(hào)端CLK2的信號(hào)的控制下,將移位寄存器單元的輸出端Output的信號(hào)下拉為低電平信號(hào)。
      [0027]請(qǐng)參閱圖2,圖2為與上述移位寄存器單元對(duì)應(yīng)的信號(hào)時(shí)序圖,下面將結(jié)合
      當(dāng)前第1頁(yè)1 2 3 4 
      網(wǎng)友詢問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1