国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種移位寄存器、柵極集成驅(qū)動(dòng)電路及顯示裝置的制造方法

      文檔序號(hào):10158640閱讀:685來源:國(guó)知局
      一種移位寄存器、柵極集成驅(qū)動(dòng)電路及顯示裝置的制造方法
      【技術(shù)領(lǐng)域】
      [0001]本實(shí)用新型涉及顯示技術(shù)領(lǐng)域,尤其涉及一種移位寄存器、柵極集成驅(qū)動(dòng)電路及顯示裝置。
      【背景技術(shù)】
      [0002]在科技發(fā)展日新月異的現(xiàn)今時(shí)代中,液晶顯示器已經(jīng)廣泛地應(yīng)用在電子顯示產(chǎn)品上,如電視機(jī)、計(jì)算機(jī)、手機(jī)及個(gè)人數(shù)字助理等。液晶顯示器包括數(shù)據(jù)驅(qū)動(dòng)器(SourceDriver)、柵極驅(qū)動(dòng)裝置(Gate Driver)及液晶顯示面板等。其中,液晶顯示面板中具有像素陣列,而柵極驅(qū)動(dòng)裝置用以依序開啟像素陣列中對(duì)應(yīng)的像素行,以將數(shù)據(jù)驅(qū)動(dòng)器輸出的像素?cái)?shù)據(jù)傳輸至像素,進(jìn)而顯示待顯圖像。
      [0003]目前,柵極驅(qū)動(dòng)裝置一般通過陣列工藝形成在液晶顯示器的陣列基板上,即陣列基板行驅(qū)動(dòng)(Gate Driver on Array, GOA)工藝,這種集成工藝不僅節(jié)省了成本,而且可以做到液晶面板(Panel)兩邊對(duì)稱的美觀設(shè)計(jì),同時(shí),也省去了柵極集成電路(1C,Integrated Circuit)的綁定(Bonding)區(qū)域以及扇出(Fan-out)的布線空間,從而可以實(shí)現(xiàn)窄邊框的設(shè)計(jì);并且,這種集成工藝還可以省去柵極掃描線方向的Bonding工藝,從而提高了產(chǎn)能和良率。
      [0004]現(xiàn)有的柵極驅(qū)動(dòng)裝置通常由多個(gè)級(jí)聯(lián)的移位寄存器構(gòu)成。其中各級(jí)移位寄存器的信號(hào)輸出端所輸出信號(hào)一般是由上拉節(jié)點(diǎn)和時(shí)鐘信號(hào)控制的,為了避免移位寄存器的信號(hào)輸出端在非工作時(shí)間段輸出噪聲,在移位寄存器中一般設(shè)置有去除上拉節(jié)點(diǎn)和信號(hào)輸出端的噪聲的下拉控制模塊,該下拉控制模塊在一個(gè)直流信號(hào)VHD的控制下可以及時(shí)的去除上拉節(jié)點(diǎn)和信號(hào)輸出端的噪聲。但是,由于下拉控制模塊在移位寄存器的信號(hào)輸出端的非工作時(shí)間段一直處于工作狀態(tài),其包含的去噪開關(guān)晶體管的偏置作用很大,使去噪開關(guān)晶體管很快失去去噪的作用,從而導(dǎo)致移位寄存器誤操作或者失效,影響移位寄存器的工作壽命O
      【實(shí)用新型內(nèi)容】
      [0005]有鑒于此,本實(shí)用新型實(shí)施例提供了一種移位寄存器、柵極集成驅(qū)動(dòng)電路及顯示裝置,用以解決現(xiàn)有的移位寄存器在長(zhǎng)時(shí)間工作時(shí)容易失效的問題。
      [0006]因此,本實(shí)用新型實(shí)施例提供的一種移位寄存器,包括:輸入模塊,第一復(fù)位模塊,輸出模塊,第一下拉控制模塊,以及第二下拉控制模塊;其中,
      [0007]所述輸入模塊的第一端與輸入信號(hào)端相連,第二端與第一節(jié)點(diǎn)相連;所述輸入模塊用于在所述輸入信號(hào)端輸入有效脈沖信號(hào)時(shí),控制所述第一節(jié)點(diǎn)的電位為第一電位;
      [0008]所述輸出模塊的第一端與時(shí)鐘信號(hào)端相連,第二端與所述第一節(jié)點(diǎn)相連,第三端與所述信號(hào)輸出端相連;所述輸出模塊用于在所述第一節(jié)點(diǎn)為第一電位時(shí),將所述時(shí)鐘信號(hào)端的時(shí)鐘信號(hào)提供給所述信號(hào)輸出端;
      [0009]所述第一復(fù)位模塊的第一端與參考信號(hào)端相連,第二端與第一復(fù)位控制信號(hào)端相連,第三端與所述第一節(jié)點(diǎn)相連;所述第一復(fù)位模塊用于在所述第一復(fù)位控制信號(hào)端輸入第一復(fù)位信號(hào)時(shí),將所述參考信號(hào)端的參考信號(hào)提供給所述第一節(jié)點(diǎn);
      [0010]所述第一下拉控制模塊的第一端與第一節(jié)點(diǎn)控制信號(hào)端相連,第二端與所述參考信號(hào)端相連,第三端與所述第一節(jié)點(diǎn)相連,第四端與第二節(jié)點(diǎn)相連,第五端與所述信號(hào)輸出端相連;所述第一下拉控制模塊用于在所述第一節(jié)點(diǎn)的電位為第一電位時(shí),將所述參考信號(hào)端的參考信號(hào)提供給所述第二節(jié)點(diǎn),在所述第一節(jié)點(diǎn)控制信號(hào)端輸入節(jié)點(diǎn)控制信號(hào)時(shí),控制所述第二節(jié)點(diǎn)的電位為第一電位,將所述參考信號(hào)端的參考信號(hào)分別提供給所述第一節(jié)點(diǎn)和所述信號(hào)輸出端;
      [0011]所述第二下拉控制模塊的第一端與第二節(jié)點(diǎn)控制信號(hào)端相連,第二端與所述參考信號(hào)端相連,第三端與所述第一節(jié)點(diǎn)相連,第四端與第三節(jié)點(diǎn)相連,第五端與所述信號(hào)輸出端相連;所述第二下拉控制模塊用于在所述第一節(jié)點(diǎn)的電位為第一電位時(shí),將所述參考信號(hào)端的參考信號(hào)提供給所述第三節(jié)點(diǎn),在所述第二節(jié)點(diǎn)控制信號(hào)端輸入節(jié)點(diǎn)控制信號(hào)時(shí),控制所述第三節(jié)點(diǎn)的電位為第一電位,將所述參考信號(hào)端的參考信號(hào)分別提供給所述第一節(jié)點(diǎn)和所述信號(hào)輸出端;
      [0012]所述有效脈沖信號(hào)和所述節(jié)點(diǎn)控制信號(hào)為高電位信號(hào),所述第一電位為高電位,所述參考信號(hào)為低電位信號(hào);或,所述有效脈沖信號(hào)和所述節(jié)點(diǎn)控制信號(hào)為低電位信號(hào),所述第一電位為低電位,所述參考信號(hào)為高電位信號(hào);所述第一節(jié)點(diǎn)控制信號(hào)端和所述第二節(jié)點(diǎn)控制信號(hào)端交替輸入所述節(jié)點(diǎn)控制信號(hào)。
      [0013]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述輸入模塊,包括:第一開關(guān)晶體管;其中,
      [0014]所述第一開關(guān)晶體管的柵極和源極均與所述輸入信號(hào)端相連,漏極與所述第一節(jié)點(diǎn)相連。
      [0015]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述第一復(fù)位模塊,包括:第二開關(guān)晶體管;其中,
      [0016]所述第二開關(guān)晶體管的柵極與所述第一復(fù)位控制信號(hào)端相連,源極與所述第一節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連。
      [0017]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述輸出模塊,包括:第三開關(guān)晶體管;其中,
      [0018]所述第三開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述時(shí)鐘信號(hào)端相連,漏極與所述信號(hào)輸出端相連。
      [0019]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述輸出模塊,還包括:連接于所述第三開關(guān)晶體管的柵極與漏極之間的電容。
      [0020]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述第一下拉控制模塊,包括:第四開關(guān)晶體管,第五開關(guān)晶體管,第六開關(guān)晶體管,第七開關(guān)晶體管,第八開關(guān)晶體管和第九開關(guān)晶體管;其中,
      [0021]所述第四開關(guān)晶體管的柵極和源極均與所述第一節(jié)點(diǎn)控制信號(hào)端相連,漏極與第四節(jié)點(diǎn)相連;
      [0022]所述第五開關(guān)晶體管的柵極與所述第四節(jié)點(diǎn)相連,源極與所述第一節(jié)點(diǎn)控制信號(hào)端相連,漏極與所述第二節(jié)點(diǎn)相連;
      [0023]所述第六開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述第四節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連;
      [0024]所述第七開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述第二節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連;
      [0025]所述第八開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述第一節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連;
      [0026]所述第九開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述信號(hào)輸出端相連,漏極與所述參考信號(hào)端相連。
      [0027]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述第二下拉控制模塊,包括:第十開關(guān)晶體管,第十一開關(guān)晶體管,第十二開關(guān)晶體管,第十三開關(guān)晶體管,第十四開關(guān)晶體管和第十五開關(guān)晶體管;其中,
      [0028]所述第十開關(guān)晶體管的柵極和源極均與所述第二節(jié)點(diǎn)控制信號(hào)端相連,漏極與第五節(jié)點(diǎn)相連;
      [0029]所述第十一開關(guān)晶體管的柵極與所述第五節(jié)點(diǎn)相連,源極與所述第二節(jié)點(diǎn)控制信號(hào)端相連,漏極與所述第三節(jié)點(diǎn)相連;
      [0030]所述第十二開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述第五節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連;
      [0031]所述第十三開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述第三節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連;
      [0032]所述第十四開關(guān)晶體管的柵極與所述第三節(jié)點(diǎn)相連,源極與所述第一節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連;
      [0033]所述第十五開關(guān)晶體管的柵極與所述第三節(jié)點(diǎn)相連,源極與所述信號(hào)輸出端相連,漏極與所述參考信號(hào)端相連。
      [0034]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,還包括:下拉復(fù)位模塊;所述下拉復(fù)位模塊的第一端與所述輸入信號(hào)端相連,第二端與所述參考信號(hào)端相連,第三端與所述第二節(jié)點(diǎn)相連,第四端與所述第三節(jié)點(diǎn)相連,第五端與所述第四節(jié)點(diǎn)相連,第六端與所述第五節(jié)點(diǎn)相連;
      [0035]所述下拉復(fù)位模塊用于在所述輸入信號(hào)端輸入所述有效脈沖信號(hào)時(shí),將所述參考信號(hào)端的參考信號(hào)分別提供給所述第二節(jié)點(diǎn)、第三節(jié)點(diǎn)、第四節(jié)點(diǎn)和第五節(jié)點(diǎn)。
      [0036]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述下拉復(fù)位模塊,包括:第十六開關(guān)晶體管,第十七開關(guān)晶體管,第十八開關(guān)晶體管和第十九開關(guān)晶體管;其中,
      [0037]所述第十六開關(guān)晶體管的柵極與所述信號(hào)輸入端相連,源極與所述第二節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連;
      [0038]所述第十七開關(guān)晶體管的柵極與所述信號(hào)輸入端相連,源極與所述第三節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連;
      [0039]所述第十八開關(guān)晶體管的柵極與所述信號(hào)輸入端相連,源極與所述第四節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連;
      [0040]所述第十九開關(guān)晶體管的柵極與所述信號(hào)輸入端相連,源極與所述第五節(jié)點(diǎn)相連,漏極與所述參考信號(hào)端相連。
      [0041]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,還包括:第二復(fù)位模塊;所述第二復(fù)位模塊的第一端與第二復(fù)位控制信號(hào)端相連,第二端與所述參考信號(hào)端相連,第三端與所述信號(hào)輸出端相連;
      [0042]所述第二復(fù)位模塊用于在所述第二復(fù)位控制信號(hào)端輸入第二復(fù)位信號(hào)時(shí),將所述參考信號(hào)端的參考信號(hào)提供給所述信號(hào)輸出端。
      [0043]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述第二復(fù)位模塊,包括:第二十開關(guān)晶體管;其中,
      [0044]所述第二十開關(guān)晶體管的柵極與所述第二復(fù)位控制信號(hào)端相連,源極與所述信號(hào)輸出端相連,漏極與所述參考信號(hào)端相連。
      [0045]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述第一復(fù)位信號(hào)與所述第二復(fù)位信號(hào)為同一信號(hào)。
      [0046]在一種可能的實(shí)施方式中,本實(shí)用新型實(shí)施例提供的上述移位寄存器中,所述第一復(fù)位信號(hào)比所述第二復(fù)位信號(hào)延遲大于O且小于I個(gè)脈沖寬度。
      [0047]本實(shí)用新型實(shí)施例提供的一種柵極集成驅(qū)動(dòng)電路,包括級(jí)聯(lián)的多個(gè)本實(shí)用新型實(shí)施例提供的上述移位寄存器;第η級(jí)移位寄存器的信號(hào)輸出端與第n+m級(jí)移位寄存器的信號(hào)輸入端相連;第η級(jí)移位寄存器
      當(dāng)前第1頁(yè)1 2 3 4 5 6 
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1