對應(yīng)于用以實(shí)現(xiàn)或門720的或非門722和反相器727。或非門952具有三個輸入,其中一個輸入被耦合到延遲電路525的信號路徑,并且另兩個輸入被耦合到電壓vssa(邏輯0) ο
[0082]延遲電路525的第一部分910中的組件可以被制造成接近于時鐘恢復(fù)電路520中的對應(yīng)組件,從而以上二者之中的組件經(jīng)受大約相同的PVT差別。這允許延遲電路525的第一部分910接近匹配tl。如圖9中的示例中所示,延遲電路525的第二部分920可以用串聯(lián)耦合的多個反相器922-1到922-4來實(shí)現(xiàn)。
[0083]圖10是解說根據(jù)本公開的一實(shí)施例的用于接收數(shù)據(jù)的方法1000的流程圖。方法1000可例如由圖5中所示的接收機(jī)側(cè)系統(tǒng)500來執(zhí)行。
[0084]在步驟1010,從多個導(dǎo)體接收碼元序列。例如,碼元序列可以由耦合到該多個導(dǎo)體(例如,導(dǎo)線Α-C)的接收機(jī)(例如,接收機(jī)150A-150C)接收。
[0085]在步驟1020,時鐘信號通過檢測接收到的碼元序列中的轉(zhuǎn)變來生成。例如,時鐘信號可以由將檢測到的轉(zhuǎn)變轉(zhuǎn)換成時鐘信號的上升沿的時鐘恢復(fù)電路(例如,時鐘恢復(fù)電路520)生成。
[0086]在步驟1030,接收到的碼元序列被延遲。例如,接收到的碼元序列可以由耦合到接收機(jī)(例如,150A-150C)的輸出的延遲電路(例如,延遲電路525A-525C)延遲。
[0087]在步驟1040,經(jīng)延遲的碼元序列中的一個或多個碼元被使用時鐘信號來捕捉,其中經(jīng)延遲的碼元序列中的前一碼元是使用時鐘信號中的基于檢測到的向所接收到的碼元序列中的當(dāng)前碼元的轉(zhuǎn)變所生成的時鐘脈沖來捕捉的。例如,該一個或多個碼元可以由觸發(fā)器(例如,觸發(fā)器530)捕捉。經(jīng)延遲的碼元序列的延遲可以約等于或大于觸發(fā)器(例如,觸發(fā)器530)的保持時間和檢測到的轉(zhuǎn)變與時鐘信號的對應(yīng)沿之間的時間延遲(例如,延遲tl)之和。
[0088]提供對本公開的先前描述是為使得本領(lǐng)域任何技術(shù)人員皆能夠制作或使用本公開。對本公開的各種修改對本領(lǐng)域技術(shù)人員來說都將是顯而易見的,且本文中所定義的普適原理可被應(yīng)用到其他變型而不會脫離本公開的精神或范圍。由此,本公開并非旨在被限定于本文中所描述的示例,而是應(yīng)被授予與本文中所公開的原理和新穎特征相一致的最廣范圍。
【主權(quán)項(xiàng)】
1.一種用于接收數(shù)據(jù)的方法,包括: 從多個導(dǎo)體接收碼元序列; 通過檢測接收到的碼元序列中的轉(zhuǎn)變來生成時鐘信號; 延遲所述接收到的碼元序列;以及 使用所述時鐘信號來捕捉經(jīng)延遲的碼元序列中的一個或多個碼元,其中所述經(jīng)延遲的碼元序列中的前一碼元是使用所述時鐘信號中的基于檢測到的向所述接收到的碼元序列中的當(dāng)前碼元的轉(zhuǎn)變所生成的時鐘脈沖來捕捉的。2.如權(quán)利要求1所述的方法,其特征在于,捕捉所述經(jīng)延遲的碼元序列包括用觸發(fā)器來捕捉所述經(jīng)延遲的碼元序列。3.如權(quán)利要求2所述的方法,其特征在于,所述接收到的碼元序列被延遲達(dá)約等于或大于所述觸發(fā)器的保持時間的時間延遲。4.如權(quán)利要求3所述的方法,其特征在于,所述時間延遲小于所述觸發(fā)器的建立時間。5.如權(quán)利要求2所述的方法,其特征在于,所述接收到的碼元序列被延遲達(dá)約等于或大于所述觸發(fā)器的保持時間和檢測到的轉(zhuǎn)變與所述時鐘信號的對應(yīng)邊沿之間的時間延遲之和的時間延遲。6.如權(quán)利要求1所述的方法,其特征在于,每個碼元是通過驅(qū)動至少一對所述導(dǎo)體并且保持至少一個所述導(dǎo)體不受驅(qū)動來被跨所述多個導(dǎo)體發(fā)送的。7.如權(quán)利要求6所述的方法,其特征在于,所述至少一對導(dǎo)體被用相反極性驅(qū)動。8.如權(quán)利要求6所述的方法,其特征在于,接收所述碼元序列包括將每個碼元轉(zhuǎn)換成多個位,并且其中捕捉所述經(jīng)延遲的碼元序列包括使用基于在所述接收到的碼元序列中所檢測到的從所述前一碼元向所述當(dāng)前碼元的轉(zhuǎn)變而生成的所述時鐘脈沖來捕捉所述經(jīng)延遲的碼元序列中的所述前一碼元的所述多個位。9.如權(quán)利要求8所述的方法,其特征在于,將每個碼元轉(zhuǎn)換成多個位包括跨不同導(dǎo)體對檢測多個差分電壓,并且基于檢測到的差分電壓來生成所述位。10.一種用于接收數(shù)據(jù)的設(shè)備,包括: 用于從多個導(dǎo)體接收碼元序列的裝置; 用于通過檢測接收到的碼元序列中的轉(zhuǎn)變來生成時鐘信號的裝置; 用于延遲所述接收到的碼元序列的裝置;以及 用于使用所述時鐘信號來捕捉經(jīng)延遲的碼元序列中的一個或多個碼元的裝置,其中所述經(jīng)延遲的碼元序列中的前一碼元是使用所述時鐘信號中的基于所檢測到的向所述接收到的碼元序列中的當(dāng)前碼元的轉(zhuǎn)變所生成的時鐘脈沖來捕捉的。11.如權(quán)利要求10所述的設(shè)備,其特征在于,所述接收到的碼元序列被延遲達(dá)約等于或大于所述用于捕捉經(jīng)延遲的碼元序列的保持時間的時間延遲。12.如權(quán)利要求11所述的設(shè)備,其特征在于,所述時間延遲小于所述用于捕捉所述經(jīng)延遲的碼元序列的裝置的建立時間。13.如權(quán)利要求10所述的設(shè)備,其特征在于,所述接收到的碼元序列被延遲達(dá)約等于或大于所述用于捕捉經(jīng)延遲的碼元序列的保持時間和所述用于生成時鐘信號的裝置的時間延遲之和的時間延遲。14.如權(quán)利要求10所述的設(shè)備,其特征在于,每個碼元是通過驅(qū)動至少一對所述導(dǎo)體并且保持至少一個所述導(dǎo)體不受驅(qū)動來被跨所述多個導(dǎo)體發(fā)送的。15.如權(quán)利要求14所述的設(shè)備,其特征在于,所述至少一對導(dǎo)體被用相反極性驅(qū)動。16.如權(quán)利要求14所述的設(shè)備,其特征在于,所述用于接收所述碼元序列的裝置包括用于將每個碼元轉(zhuǎn)換成多個位的裝置,并且其中所述用于捕捉所述經(jīng)延遲的碼元序列的裝置包括用于使用基于所檢測到的向所述接收到的碼元序列中的所述當(dāng)前碼元的轉(zhuǎn)變而生成的所述時鐘脈沖來捕捉所述經(jīng)延遲的碼元序列中的所述前一碼元的多個位的裝置。17.如權(quán)利要求16所述的設(shè)備,其特征在于,所述用于將每個碼元轉(zhuǎn)換成多個位的裝置包括用于跨不同所述導(dǎo)體對檢測多個差分電壓的裝置,以及用于基于檢測到的差分電壓來生成所述位的裝置。18.一種接收裝置,包括: 接收機(jī)電路,其配置成從多個導(dǎo)體接收碼元序列; 時鐘恢復(fù)電路,其配置成通過檢測接收到的碼元序列中的轉(zhuǎn)變來生成時鐘信號; 延遲電路,其配置成延遲所述接收到的碼元序列;以及 觸發(fā)器,其配置成使用所述時鐘信號來捕捉經(jīng)延遲的碼元序列中的一個或多個碼元,其中所述觸發(fā)器使用所述時鐘信號中的基于所檢測到的向所述接收到的碼元序列中的當(dāng)前碼元的轉(zhuǎn)變所生成的時鐘脈沖來捕捉所述經(jīng)延遲的碼元序列中的前一碼元。19.如權(quán)利要求18所述的裝置,其特征在于,所述延遲電路被配置成延遲所述接收到的碼元序列達(dá)約等于或大于所述觸發(fā)器的保持時間的時間延遲。20.如權(quán)利要求19所述的裝置,其特征在于,所述時間延遲小于所述觸發(fā)器的建立時間。21.如權(quán)利要求19所述的裝置,其特征在于,所述接收到的碼元序列被延遲達(dá)約等于或大于所述觸發(fā)器的保持時間和所述時鐘恢復(fù)電路用以將檢測到的轉(zhuǎn)變轉(zhuǎn)換成所述時鐘信號的對應(yīng)邊沿所要求的時間延遲之和的時間延遲。22.如權(quán)利要求18所述的裝置,其特征在于,每個碼元是通過驅(qū)動至少一對所述導(dǎo)體并且保持至少一個所述導(dǎo)體不受驅(qū)動來被跨所述多個導(dǎo)體發(fā)送的。23.如權(quán)利要求22所述的裝置,其特征在于,所述至少一對導(dǎo)體被用相反極性驅(qū)動。24.如權(quán)利要求22所述的裝置,其特征在于,所述接收機(jī)電路被配置成將每個碼元轉(zhuǎn)換成多個位,并且所述觸發(fā)器被配置成使用基于所檢測到的向所述接收到的碼元序列中的所述當(dāng)前碼元的轉(zhuǎn)變所生成的所述時鐘脈沖來捕捉所述經(jīng)延遲的碼元序列中的所述前一碼元的所述多個位。25.如權(quán)利要求24所述的裝置,其特征在于,所述接收機(jī)電路被配置成通過如下方式來將每個碼元轉(zhuǎn)換成多個位:跨不同所述導(dǎo)體對檢測多個差分電壓,并且基于檢測到的差分電壓來生成所述位。
【專利摘要】本文中描述了用于多相位信令的系統(tǒng)和方法。在一個實(shí)施例中,用于接收數(shù)據(jù)的方法包括從多個導(dǎo)體接收碼元序列(510),以及通過檢測所接收到的碼元序列中的轉(zhuǎn)變來生成時鐘信號(520)。該方法還包括延遲所接收到的碼元序列(522),并且使用該時鐘序號來捕捉經(jīng)延遲的碼元序列中的一個或多個碼元,其中該經(jīng)延遲的碼元序列中的前一碼元是使用該時鐘信號中的基于檢測到的向所接收到的碼元序列中的當(dāng)前碼元的轉(zhuǎn)變所生成的時鐘脈沖來捕捉的(530)。
【IPC分類】H04L7/00, G06F13/42
【公開號】CN105393237
【申請?zhí)枴緾N201480041353
【發(fā)明人】C·李, G·A·威利, R·D·韋斯特費(fèi)爾特
【申請人】高通股份有限公司
【公開日】2016年3月9日
【申請日】2014年7月22日
【公告號】EP3025242A1, US9130735, US20150023454, WO2015013259A1