的時候?qū)ǎ渌鼤r候斷開。
[0016]優(yōu)選地,所述通道LED電流驅(qū)動電路模塊中的MOS管可為N型MOS管或者D型MOS管。
[0017]優(yōu)選地,所述至少兩個采樣保持電路模塊檢測PffM信號為高時的IFBO、IFBl和IFB2的電壓,并將PffM信號為高時的IFBO、IFBU IFB2的電壓通過對應(yīng)的開關(guān)和電容保持在 IFBO1、IFBlI 和 IFB2I 節(jié)點上。
[0018]優(yōu)選地,所述數(shù)字編碼模塊,通過單引腳脈沖協(xié)議,實現(xiàn)輸入多Bit信號,實現(xiàn)方式有多種,可以通過數(shù)脈沖的個數(shù),或者通過檢測脈沖的占空比,實現(xiàn)編碼。
[0019]優(yōu)選地,通道LED電流驅(qū)動電路模塊,輸出至少兩通道的高匹配電流,電流的大小可以通過數(shù)模轉(zhuǎn)換器DAC進(jìn)行調(diào)節(jié),同時電流的輸入是灌電流輸入,能夠?qū)崿F(xiàn)高匹配。
[0020]本發(fā)明的電路在不增加芯片面積的情況下,確保驅(qū)動LED的輸出電壓足夠高,并且是最優(yōu)化輸出電壓,從根本上解決了不同使用中需要計算反饋分壓電阻的問題;保持外部電路的電壓穩(wěn)定性,不止節(jié)省了外部的分壓反饋電阻,而且應(yīng)用變得更加簡單,同時提高了電源的利用效率。
【附圖說明】
[0021]為了更清楚地說明本發(fā)明實施例的技術(shù)方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0022]圖1是現(xiàn)有技術(shù)的升壓LED驅(qū)動固定電壓反饋控制方式示意圖;
[0023]圖2是本發(fā)明實施例提供的一種反饋驅(qū)動電路不意圖;
[0024]圖3是本發(fā)明實施例提供的采樣保持電路單元示意圖;
[0025]圖4是本發(fā)明實施例提供的第一種最小電壓選擇和誤差放大器電路示意圖;
[0026]圖5是本發(fā)明實施例提供的第二種最小電壓選擇和誤差放大器電路示意圖;
[0027]圖6是現(xiàn)有技術(shù)中的帶有DAC電流調(diào)節(jié)功能的LED輸出驅(qū)動電路;
[0028]圖7是現(xiàn)有技術(shù)中的電流型6Bit DAC電路圖;
[0029]圖8是本發(fā)明實施例提供的帶有DAC功能的LED輸出驅(qū)動電路圖;
[0030]圖9是本發(fā)明實施例提供的VREF_LED電壓產(chǎn)生的兩種方案圖;
[0031]圖10是本發(fā)明實施例提供的電阻型6Bit DAC電路圖;
[0032]圖11是本發(fā)明實施例提供的PffM時序電路圖。
【具體實施方式】
[0033]下面通過附圖和實施例,對本發(fā)明的技術(shù)方案做進(jìn)一步的詳細(xì)描述。
[0034]本發(fā)明的電路在不增加芯片面積的情況下,確保驅(qū)動LED的輸出電壓足夠高,并且是最優(yōu)化輸出電壓,從根本上解決了不同使用中需要計算反饋分壓電阻的問題;保持外部電路的電壓穩(wěn)定性不止節(jié)省了外部的分壓反饋電阻,而且應(yīng)用變得更加簡單,同時提高了電源的利用效率。
[0035]圖2是本發(fā)明實施例提供的一種反饋驅(qū)動電路示意圖。如圖所示,一種反饋驅(qū)動電路,包括通道LED電流驅(qū)動電路模塊003、升壓驅(qū)動級電路模塊006,以及至少兩條LED通道;所述通道LED電流驅(qū)動電路模塊003與所述至少兩條LED通道的一端相連,所述至少兩條LED通道的另一端與所述升壓驅(qū)動級電路模塊006相連;該電路還包括至少兩個采樣保持電路模塊001和通道反饋電壓選擇和誤差放大器模塊002,所述至少兩個采樣保持電路模塊001與所述至少兩條LED通道的一端相連;所述通道反饋電壓選擇和誤差放大器模塊002的一端與所述至少兩個采樣保持電路模塊001相連,其另一端與所述升壓驅(qū)動級電路模塊006相連。
[0036]具體地,通道LED電流驅(qū)動電路模塊003,用于根據(jù)接收的數(shù)字信號輸出所述至少兩條LED通道的匹配電流;至少兩個采樣保持電路模塊001,用于分別采集以及保持所述至少兩條LED通道一端的節(jié)點電壓;通道反饋電壓選擇和誤差放大器模塊002,用于從所述至少兩個采樣保持電路模塊001輸出的電壓中確定最小電壓,并將所述最小電壓放大后輸出;升壓驅(qū)動級電路模塊006,用于根據(jù)所述通道反饋電壓選擇和誤差放大器模塊002的輸出電壓對所述至少兩條LED通道的另一端的節(jié)點電壓進(jìn)行自適應(yīng)調(diào)節(jié)。
[0037]具體地,該電路包括,PffM時序控制模塊004以及數(shù)字編碼模塊005 ;其中,所述數(shù)字編碼模塊005,用于將輸入的串行多Bit信號進(jìn)行編碼,并輸出并行多Bit信號;所述PffM時序控制模塊004,用于接收PffM信號,對所述至少兩個采樣保持電路模塊001和通道LED電流驅(qū)動電路模塊003進(jìn)行時序控制。
[0038]本發(fā)明實施例中的自適應(yīng)負(fù)載反饋驅(qū)動環(huán)路,不論串聯(lián)LED的數(shù)量是多少,還是不同通道之間的LED數(shù)量不一致,通過自適應(yīng)反饋環(huán)路確保LED串下端的最小電壓為一個預(yù)設(shè)值(譬如10mV),LED串上端的電壓根據(jù)LED的數(shù)量和LED電流自動適應(yīng)到最優(yōu)化的輸出電壓。從根本上解決了現(xiàn)有技術(shù)方案中由于不同LED數(shù)量的應(yīng)用需要計算反饋分壓電阻的問題。并且現(xiàn)有技術(shù)方案中的反饋電阻計算需要考慮應(yīng)用中LED串上端電壓最高的情況,不同廠家甚至不同批次的LED前向電壓都會有所不同,在分壓電壓電阻計算時必須按照最大的LED前向電壓進(jìn)行計算,以保證所有LED串在不同LED電流和不同LED數(shù)量情況下都能正常發(fā)光,所以在驅(qū)動相同LED數(shù)量和相同LED電流情況下自適應(yīng)方案的LED串上端電壓比現(xiàn)有技術(shù)方案的LED串上端電壓要低,自適應(yīng)方案也因此提高了電源的利用效率。
[0039]本實施例可以驅(qū)動的LED數(shù)量比較多,采用串聯(lián)、并聯(lián)混合的方式實現(xiàn)LED驅(qū)動;并聯(lián)驅(qū)動的應(yīng)用,需要LED驅(qū)動對三通道之間的電流精度進(jìn)行匹配性處理;串聯(lián)驅(qū)動的應(yīng)用,需要對輸入電源進(jìn)行Boost升壓處理。
[0040]具體地,所述至少兩個采樣保持電路模塊001,如圖3是本發(fā)明實施例提供的采樣保持電路示意圖所示。每個采樣電路都包括升壓電路008、第一控制開關(guān)K1009、第二控制開關(guān)K2010、電阻R 011以及電容012 ;其中,升壓電路008的輸入端連接LED電流輸出端IFBx(x代表0、1、2),其輸出端與第一控制開關(guān)K1009的一端相連;第一控制開關(guān)K1009的另一端與第二控制開關(guān)K2010的一端以及電阻ROll的一端相連,第一控制開關(guān)K1009在LED_EN = I以及LED_PWM = I的時候?qū)?,其他時候斷開;第二控制開關(guān)K2010的另一端接電源VDD,且在LED_EN = O的時候?qū)ǎ渌麜r候斷開;電阻R 011的另一端與電容012的一端相連,并一起作為所述采樣保持電路模塊001的輸出,輸出IFBxI (X代表0、1、2);電容的另一端接地。
[0041]具體地,所述至少兩個采樣保持電路模塊001檢測PffM信號為高時的IFBO、IFBl和IFB2的電壓,并將PffM信號為高時的IFBO、IFBl、IFB2的電壓通過對應(yīng)的開關(guān)和電容保持在IFBO1、IFBlI和IFB2I節(jié)點上。
[0042]實施例中采樣保持電路模塊001,其工作過程如下:采樣保持電路在PffMl為高的情況下,自動采樣IFBx(x代表O, I, 2)到IFBxI (x代表O, I, 2)信號節(jié)點,在PffMl為高時,IFBxI信號等于IFBx,在PffMl為低時,IFBxI信號保持不變。對于采樣保持電路單元001中,在采樣保持過程中,需要PWM時序控制單元004配合一起工作,在三通道LED電流驅(qū)動電路單元003關(guān)閉之前,先斷開IFBx和IFBxI的連接,在三通道LED電流驅(qū)動電路單元003啟動正常工作之后,再開啟IFBx到IFBxI的連接進(jìn)行采樣。
[0043]具體地,所述通道反饋電壓選擇和誤差放大器模塊002,如圖4是本發(fā)明實施例提供的第一種最小電壓選擇和誤差放大器電路模塊示意圖所示。包括第一比較器013、第二比較器014、第三比較器015、電壓選擇器016、誤差放大器EA ;其中,第一比較器013的正端輸入IFB0I,負(fù)端輸入IFB1I,其輸出端接SELOl ;第二比較器014的正端輸入IFB1I,負(fù)端輸入IFB2I,其輸出端接SEL12 ;第三比較器015的正端輸入IFB2I,負(fù)端輸入IFBOI,其輸出端接SEL20 ;電壓選擇器016接收輸入模擬信號IFB01、IFBlI以及IFB2I,并接收輸入控制信號SELOl、SEL12以及SEL20,輸出最小電壓VMIN信號;誤差放大器EA的第一輸入MOS管017的柵極接收最小電壓VMIN信號,第二輸入MOS管018的柵極接收外部輸入信號VREF_EA ;誤差放大器EA的尾電流1 021—端接電源VDD,另一端與第一輸入MOS管017以及第二輸入MOS管018的源極相連;第一偏置電流11019的一端與第一輸入MOS管017的漏極相連,其另一端接地;第二偏置電流12020的一端與第二輸入MOS管018的漏極相連,其另一端接地;誤差放大器EA的第二級022輸入端分別與