第一輸入MOS管017以及第二輸入MOS管018的漏極相連,并輸出EA_0UT信號(hào)。
[0044]本發(fā)明實(shí)施例中第一種最小電壓選擇和誤差放大器電路模塊,其工作過(guò)程如下:IFBOI, IFB1I,IFB2I三個(gè)信號(hào)采用三個(gè)比較器013,014,015得出三個(gè)比較結(jié)果SEL01,SEL12,SEL20,然后根據(jù)比較結(jié)果選擇出電壓最小的IFBxI(x代表0,I, 2)輸出到VMIN,VMIN接到誤差放大器的負(fù)端,VREF_EA接誤差放大器的正端,形成反饋環(huán)路。
[0045]具體地,所述通道反饋電壓選擇和誤差放大器模塊002,如圖5是本發(fā)明實(shí)施例提供的第二種最小電壓選擇和誤差放大器電路示意圖所示。包括誤差放大器EA、第三MOS管023、第四MOS管024、第五MOS管025以及第六MOS管026 ;其中,誤差放大器EA的尾電流10029的一端接電源VDD,另一端與第三MOS管023、第四MOS管024、第五MOS管025以及第六MOS管026的源極相連;誤差放大器EA的第一偏置電流I 1027的一端接地,其另一端與第三MOS管023、第四MOS管024以及第五MOS管025的漏極相連;第三MOS管023的柵極連接輸入信號(hào)IFBOI ;第四MOS管024的柵極連接輸入信號(hào)IFBlI ;第五MOS管025的柵極連接輸入信號(hào)IFB2I ;誤差放大器EA的第二偏置電流12028的一端接地,其另一端與第六MOS管026的漏極相連;第六MOS管026的柵極接外端輸入信號(hào)VREF_LED ;誤差放大器EA的第二級(jí)030輸入端分別與第五MOS管025以及第六MOS管026的漏極相連,并輸出EA_0UT 信號(hào)。
[0046]本發(fā)明實(shí)施例中第二種最小電壓選擇和誤差放大器電路工作過(guò)程是:采用一種比較特殊的誤差放大器(EA),與普通二輸入的EA不同,該EA有四個(gè)輸入端,IFB0I,IFB1I,IFB2I三個(gè)信號(hào)輸入到三個(gè)PMOS管023,024, 025的柵極,VREF_EA輸入到PMOS管026的柵極上,該結(jié)構(gòu)IFB0I,IFB1I,IFB2I三個(gè)信號(hào)電壓最小的信號(hào)自動(dòng)接入放大器,當(dāng)IFBxI三個(gè)信號(hào)電壓相差比較大時(shí),最小電壓信號(hào)會(huì)與VREF_EA比較接近,如果IFBxI三個(gè)信號(hào)電壓比較接近時(shí),IFBxI電壓會(huì)比VREF_EA電壓稍微高一些。
[0047]具體地,通道反饋電壓選擇和誤差放大器模塊002從IFBxI的三個(gè)信號(hào)中選擇出電壓最小的信號(hào),并通過(guò)誤差放大器和VREF_EA電壓保證最小的IFBxI等于VREF_EA電壓。
[0048]本發(fā)明實(shí)施例中通道LED電流驅(qū)動(dòng)電路模塊003,如圖8是本發(fā)明實(shí)施例提供的帶有DAC功能的LED輸出驅(qū)動(dòng)電路圖所示。包括VREF_LED的產(chǎn)生電路031、運(yùn)算放大器OPA032、MOS管033、電阻型6BUDAC電路034、第六控制開(kāi)關(guān)K6和第7控制開(kāi)關(guān)K7 ;其中,VREF_LED的產(chǎn)生電路031的輸入端連接數(shù)模轉(zhuǎn)換器DAC的最高比特DA〈5>,其輸出端與運(yùn)算放大器OPA 032的正輸入端相連;運(yùn)算放大器OPA 032的正輸入端接VREF_LED,負(fù)輸入端與電壓反饋VFBx (X代表O、1、2)相連,其輸出端與第六控制開(kāi)關(guān)K6的一端相連;第六控制開(kāi)關(guān)K6的另一端與MOS管033的柵極相連;M0S管033的源極與第七控制開(kāi)關(guān)K7的一端相連,第七控制開(kāi)關(guān)K7的另一端與電壓反饋VFBx(x代表0、1、2)相連,其漏極與LED電流輸出端IFBx(x代表0、1、2);電阻型6BUDAC電路034的輸入端連接數(shù)模轉(zhuǎn)換器DAC的DA〈5:0>,輸出端與電壓反饋VFBx (X代表0、1、2)相連,其另一端接地。
[0049]具體地,所述通道LED電流驅(qū)動(dòng)電路模塊003中的MOS管為N型MOS管或者D型MOS 管。
[0050]具體地,通道LED電流驅(qū)動(dòng)電路模塊003,輸出至少兩通道的高匹配電流,電流的大小可以通過(guò)數(shù)模轉(zhuǎn)換器DAC進(jìn)行調(diào)節(jié),同時(shí)電流的輸入是灌電流輸入,能夠?qū)崿F(xiàn)高匹配。
[0051]實(shí)施例中所述的三通道LED電流驅(qū)動(dòng)電路模塊003,其工作過(guò)程如下:DA〈5>控制VREF_LED產(chǎn)生電路031,DA<5>為高時(shí)和DA〈5>為低時(shí),VREF_LED可以設(shè)置為兩個(gè)不同的電壓,根據(jù)實(shí)際情況來(lái)定;DA〈5:0>控制電阻型6Bit DAC電路034,不同的Bit信號(hào)控制不同的并聯(lián)電阻數(shù)量,并聯(lián)的電阻數(shù)量越多,等效的電阻越小,輸出的LED電流越大。
[0052]具體地,在通道LED電流驅(qū)動(dòng)電路模塊003中,VREF_LED的產(chǎn)生電路031的方案。圖9是本發(fā)明實(shí)施例提供的VREF_LED電壓產(chǎn)生的兩種方案圖。
[0053]圖9a中電路,包括IREF_LED1,電阻Rl,R2,控制開(kāi)關(guān)K3,K4 ;其中,IREF_LED1電流源上端接VDD,下端與電阻Rl和控制開(kāi)關(guān)K3的一端相連;電阻Rl的另一端與電阻R2和控制開(kāi)關(guān)k4的一端相連;電阻R2的另一端接地;控制開(kāi)關(guān)K3的另一端和K4的另一端連接在一起,輸出VREF_LED??刂崎_(kāi)關(guān)K3是在DA〈5> = I的時(shí)候?qū)ǎ渌鼤r(shí)候斷開(kāi);控制開(kāi)關(guān)K4是在DA〈5> = O的時(shí)候?qū)ǎ渌鼤r(shí)候斷開(kāi)。
[0054]圖9b 電路,包括 IREF_LED2, IREF_LED3,控制開(kāi)關(guān) K5,電阻 RO ;其中,IREF_LED2以及IREF_LED3的一端接電源VDD ;IREF_LED2的另一端與控制開(kāi)關(guān)K5的一端相連;IREF_LED3的另一端與控制開(kāi)關(guān)K5的另一端以及電阻RO的一端相連,連接后輸出VREF_LED ;電阻RO的另一端接地??刂崎_(kāi)關(guān)K5在DA〈5> = I的時(shí)候?qū)ǎ渌鼤r(shí)候斷開(kāi)。
[0055]具體地,在通道LED電流驅(qū)動(dòng)電路模塊003中電阻型6Bit DAC 034,如圖10是本發(fā)明實(shí)施例提供的電阻型6Bit DAC電路圖。該電路圖中,電阻的一端連接輸出,另一端與控制開(kāi)關(guān)的一端相連,控制開(kāi)關(guān)的另一端接地,并整體連接電源VDD,整體作為一個(gè)基礎(chǔ)單元035 (M = O);其它6個(gè)支路:第一單元035 (M = I)、第二單元036、第三單元037、第四單元038、第五單元039和第六單元039 (M = 16),6個(gè)支路依次是I個(gè)、2個(gè)、4個(gè)、8個(gè)、16個(gè)和16個(gè)基礎(chǔ)單元035 (M = O)的并聯(lián)。
[0056]具體地,所述PffM時(shí)序控制模塊004,如圖11是本發(fā)明實(shí)施例提供的PffM時(shí)序電路圖所示。包括上升沿延時(shí)器040和下降沿延時(shí)器041 ;其中,PffM信號(hào)輸入連接所述上升沿延時(shí)器040和所述下降沿延時(shí)器041的輸入端;所述上升沿延時(shí)器040輸出PffMl信號(hào);所述下降沿延時(shí)器041輸出PWM2信號(hào)。
[0057]具體地,所述數(shù)字編碼模塊005,輸入端接使能輸入EN引腳,并且輸入6Bit數(shù)字信號(hào),輸出模擬信號(hào)到所述通道LED電流驅(qū)動(dòng)電路模塊003 ;所述升壓驅(qū)動(dòng)級(jí)電路模塊006,包括升壓驅(qū)動(dòng)控制電路和Power MOS管;其中,Power MOS管的柵極連接升壓驅(qū)動(dòng)控制電路的輸出端,漏極連接開(kāi)關(guān)SW,其源極接地;升壓驅(qū)動(dòng)控制電路的輸入端接收EA_0UT信號(hào)。
[0058]具體地,所述數(shù)字編碼模塊005,通過(guò)單引腳脈沖協(xié)議,實(shí)現(xiàn)輸入多Bit信號(hào),實(shí)現(xiàn)方式有多種,可以通過(guò)數(shù)脈沖的個(gè)數(shù),或者通過(guò)檢測(cè)脈沖的占空比,實(shí)現(xiàn)編碼。
[0059]本實(shí)施例的電路在不增加芯片面積的情況下,確保驅(qū)動(dòng)LED的輸出電壓足夠高,并且是最優(yōu)化輸出電壓,從根本上解決了不同使用中需要計(jì)算反饋分壓電阻的問(wèn)題;保持外部電路的電壓穩(wěn)定性,不止節(jié)省了外部的分壓反饋電阻,而且應(yīng)用變得更加簡(jiǎn)單,同時(shí)提高了電源的利用效率。
[0060]以上所述的【具體實(shí)施方式】,對(duì)本發(fā)明的目的、技術(shù)方案和有益效果進(jìn)行了進(jìn)一步詳細(xì)說(shuō)明,所應(yīng)理解的是,以上所述僅為本發(fā)明的【具體實(shí)施方式】而已,并不用于限定本發(fā)明的保護(hù)范圍,凡在本發(fā)明的精神和原則之內(nèi),所做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
【主權(quán)項(xiàng)】
1.一種反饋驅(qū)動(dòng)電路,包括通道LED電流驅(qū)動(dòng)電路模塊(003)、升壓驅(qū)動(dòng)級(jí)電路模塊(006),以及至少兩條LED通道;所述通道LED電流驅(qū)動(dòng)電路模塊(003)與所述至少兩條LED通道的一端相連,所述至少兩條LED通道的另一端與所述升壓驅(qū)動(dòng)級(jí)電路模塊(006)相連;其特征在于,還包括至少兩個(gè)采樣保持電路模塊(001)和通道反饋電壓選擇和誤差放大器模塊(002),所述至少兩個(gè)采樣保持電路模塊(001)與所述至少兩條LED通道的一端相連;所述通道反饋電壓選擇和誤差放大器模塊(002)的一端與所述至少兩個(gè)采樣保持電路模塊(001)相連,其另一端與所述升壓驅(qū)動(dòng)級(jí)電路模塊(006)相連;其中, 通道LED電流驅(qū)動(dòng)電路模塊(003),用于根據(jù)接收的數(shù)字信號(hào)輸出所述至少兩條LED通道的匹配電流; 至少兩個(gè)采樣保持電路模塊(001),用于分別采集以及保持所述至少兩